资源详细信息
基于DSP的组合导肮系统设计 - 资源详细说明
在挠性陀螺伺服电路中使用有源二阶低通滤波电路抑制高频谐波分量的干扰,提高测量的精度。在数据采集处理电路中,使用Verilog硬件描述语言设计了多路计数器,该计数器具有数据缓存单元,允许在计数的同时读取数据。另外,使用FPGA芯片进行逻辑控制,通过设计合理的接口关系,协调不同芯片间的工作时序,从而解决了DSP操作控制其它外围芯片较困难的问题,降低了软件设计的难度
立即下载 基于DSP的组合导肮系统设计
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
- 本资源需消耗 2积分
- 24小时内重复下载不扣分
- 支持断点续传功能
- 资源永久有效可用
使用说明
- 下载后使用解压软件解压
- 推荐使用 WinRAR 或 7-Zip
- 如有密码请查看资源说明
- 解压后即可正常使用
积分获取方式
- 上传优质资源获得积分
- 每日签到免费领取积分
- 邀请好友注册获得奖励
- 查看详情 →