锁相技术相关专辑 38册 209M
40系列芯片 4046 CMOS PLL 锁相.pdf
资源简介:锁相技术相关专辑 38册 209M40系列芯片 4046 CMOS PLL 锁相.pdf
上传时间: 2014-05-05
上传用户:时代将军
资源简介:CD40系列CD45系列集成芯片DATASHEET数据手册170个芯片技术手册资料合集:4000 CMOS 3输入双或非门1反相器.pdf4001 CMOS 四2输入或非门.pdf4002 CMOS 双4输入或非门.pdf4006 CMOS 18级静态移位寄存器.pdf4007 CMOS 双互补对加反相器.pdf4008 CMOS 4位二进制并行...
上传时间: 2021-11-09
上传用户:kent
资源简介:连续的PLL锁相,大家多交流!迫切希望大家交流!
上传时间: 2014-01-16
上传用户:zhuimenghuadie
资源简介:easy pll,很好的PLL(锁相环设计工具)!
上传时间: 2014-06-07
上传用户:sunjet
资源简介:pll锁相环仿真程序,经过测试,并附上仿真图,值得学习
上传时间: 2016-01-22
上传用户:aappkkee
资源简介:锁相技术相关专辑 38册 209M在线式UPS软件锁相.pdf
上传时间: 2014-05-05
上传用户:时代将军
资源简介:在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时...
上传时间: 2013-07-06
上传用户:LouieWu
资源简介:数字式调频收音机设计 介绍利用数字锁相频率合成技术构成收音机的电调谐部分并阐述了收音机的调台、选台、搜索与存储等功能的电路设计原理,着重介绍了用收音机集成芯片CXA1019S构成的FM电路、频率合成器芯片BU2614构成的锁相环电路。
上传时间: 2013-12-16
上传用户:ouyangtongze
资源简介:PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时钟信号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反馈技术。 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。一般的晶振由于工艺与成本原因,做不到...
上传时间: 2021-07-23
上传用户:紫阳帝尊
资源简介:Blackfin是ADI嵌入式处理器的核心,其丰富的产品线已经成为目前最具性价比的嵌入式处理器.本文介绍了该系列芯片的最新动态,英文版,PDF格式
上传时间: 2014-01-02
上传用户:zmy123
资源简介:基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系...
上传时间: 2014-01-17
上传用户:虫虫虫虫虫虫
资源简介:现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越...
上传时间: 2013-06-09
上传用户:yd19890720
资源简介:锁相环PLL原理与应用教程,讲的通俗易懂
上传时间: 2013-07-12
上传用户:lijinchuan
资源简介:4046锁相环功率超声电源的频率跟踪电路 值得参考
上传时间: 2013-10-08
上传用户:bhqrd30
资源简介:XS128之锁相环PLL
上传时间: 2013-12-20
上传用户:ywqaxiwang
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2014-06-08
上传用户:daguda
资源简介:用VHDL写的数字锁相环程序 pll.vhd为源文件 pllTB.vhd为testbench
上传时间: 2014-01-20
上传用户:zwei41
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致,...
上传时间: 2013-12-30
上传用户:hphh
资源简介:采用4046实现的10m以下信号的锁相环 电路图。
上传时间: 2013-12-18
上传用户:pkkkkp
资源简介:这个程序是matlab用来来对锁相环(PLL)进行仿真的,这样的选择基于多方面的考虑
上传时间: 2013-12-17
上传用户:cooran
资源简介:PLL-LMX2325 C程序,用于锁相环频率控制
上传时间: 2013-12-10
上传用户:bjgaofei
资源简介:此程序是关于锁相芯片BU2614,直接解压后即可使用其中的源码。开发环境是KEILC51,单片机编程,希望对大家有所帮助!
上传时间: 2014-01-04
上传用户:lo25643
资源简介:一个汇编写的锁相环程序,直接用来控制国半的LMX1601芯片,也可参考控制其它PLL IC
上传时间: 2015-08-21
上传用户:PresidentHuang
资源简介:介绍了锁相环PLL的实现原理,可以为VHDL实现PLL提供参考。
上传时间: 2013-12-25
上传用户:shinesyh
资源简介:一个程控锁相环PLL程序,可以设定频率,步进
上传时间: 2013-12-22
上传用户:稀世之宝039
资源简介:ht46r47控制国半LMX1600锁相控制芯片的汇编源码。很有参考价值。
上传时间: 2016-02-15
上传用户:cx111111
资源简介:关于在FPGA或CPLD锁相环PLL原理与应用,介绍用FPGA的分频技术.
上传时间: 2016-05-11
上传用户:edisonfather
资源简介:这是锁相环芯片MC145170程序,单片机是用at89s52的
上传时间: 2013-12-17
上传用户:youmo81
资源简介:分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先...
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
资源简介:MB1504锁相环芯片的51单片机驱动程序,可以根据需要修改合适的分频值来完成频率合成配置.
上传时间: 2013-12-13
上传用户:skfreeman