虫虫首页|资源下载|资源专辑|精品软件
登录|注册

输入时钟

  • 输入时钟20M

    输入时钟20M,波特率为9600,实现串口收发功能,通过修改内部分频系数可实现其它波特率的收发

    标签: 20M 输入时钟

    上传时间: 2014-08-14

    上传用户:chongcongying

  • 四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数

    四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的时序发生器、分频器、指令计数器等都要使用计数器。

    标签: 计数器 数字系统 脉冲 逻辑器件

    上传时间: 2013-12-22

    上传用户:maizezhen

  • 输入时钟

    输入时钟,可以得到周期性的有效信号以及同步信号,同时可以随时钟输出8个字节的数据

    标签: 输入时钟

    上传时间: 2014-01-11

    上传用户:liuchee

  • 可以对输入时钟任意分频(整数或小数),带Quartus II 完整项目文件.

    可以对输入时钟任意分频(整数或小数),带Quartus II 完整项目文件.

    标签: Quartus II 输入时钟 分频

    上传时间: 2016-11-19

    上传用户:妄想演绎师

  • 输入时钟做除以8的分频和除以4的分频功能

    输入时钟做除以8的分频和除以4的分频功能

    标签: 输入时钟 分频 分频功

    上传时间: 2014-01-17

    上传用户:kristycreasy

  • 用4位十进制计数器对用户输入时钟信号进行计数

    用4位十进制计数器对用户输入时钟信号进行计数,计数间隔为1秒钟。计数满1秒钟后将计数值(即频率值)所存到4位寄存器中显示,并将计数器清0,在进行下一次计数。 频率计由三种模块组成:testctl为控制模块,由1Hz其准产生rst_cnt,load,cnt_en信号;cnt10为带清0及计数允许的十进制计数器;reg4b为四位寄存器。

    标签: 十进制计数器 信号 用户 输入时钟

    上传时间: 2013-12-25

    上传用户:qq21508895

  • 检测输入数据中的“10110”序列

    检测输入数据中的“10110”序列,并记录检测到的序列的数目,当序列数目大于15时溢出。 输入信号:iclk //输入时钟 rst_ //复位信号 din //输入串行数据 输出信号:[3:0] catch //检测到的序列的数目 overflow //数目大于15 ,溢出

    标签: 10110 检测 数据 序列

    上传时间: 2014-07-26

    上传用户:黑漆漆

  • 并/串转换器即并行输入、串行输出转换器

    并/串转换器即并行输入、串行输出转换器,例如一个8bit输入的并/串转换器,输出时钟频率是输入时钟频率的8倍,输入端一个时钟到来,8个输入端口同时输入数据;输出端以8倍的速度将并行输入的8bit串行输出,至于从高位输出还是从低位输出,可以再程序中指定。

    标签: 转换器 并行 串行 输入

    上传时间: 2014-01-21

    上传用户:2467478207

  • 关于ACTEL的pll时钟微调AX_Clock_Dithering_AN

    使用输入时钟脉宽的调整,完成pll时钟输出的微调

    标签: AX_Clock_Dithering_AN ACTEL pll 时钟

    上传时间: 2016-12-14

    上传用户:wangxiaoacc

  • 基于FPGA数控精插补芯片的设计.rar

    本文着重研究用现场可编程门阵列(FPGA)来开发设计精插补芯片。选用Altera公司的Cyclone系列的EP1C3T144C8芯片设计了逐点比较法,数字积分法和比较积分法三种经典插补算法,并对各种算法模块进行了仿真验证。又设计了三个算法选通信号,将三种算法模块综合成了一个整电路。 在完成了FPGA内部三种算法的实现后,设计以一个STC单片机为粗插补处理器的FPGA实验开发系统,并制作了PCB板。实验开发系统板中设计了单片机程序下载和的FPGA下载配置电路,并且配有FPGA专用配置芯片,能实现FPGA上电自动配置。可用该实验系统板进行精插补芯片的设计与开发,以及对所完成设计的功能进行验证。 为验证所设计芯片的插补功能,编写了单片机粗插补程序,将产生的粗插补坐标增量发给FPGA进行插补实验,得到了理想的插补输出脉冲。又编写了单片机脉冲处理程序,读回了FPGA的输出脉冲,并由串口发送给PC机。最后通过编写PC机的串口通信程序以及根据插补脉冲绘图的程序,把FPGA的输出脉冲绘制成了插补轨迹图形。 最终绘图结果显示,在20M输入时钟频率下,由插补脉冲生成的插补轨迹图形正确,验证了本文设计的三种插补算法功能的正确性。本设计插补芯片达到了高速插补功能要求。

    标签: FPGA 数控 片的设计

    上传时间: 2013-04-24

    上传用户:zgu489