这是锁相环芯片MC145170程序,单片机是用at89s52的
上传时间: 2013-12-17
上传用户:youmo81
在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字仿真模型。
上传时间: 2016-06-13
上传用户:tuilp1a
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
一阶全数字锁相环VERLOGIC程序代码,调试通过。
上传时间: 2013-12-15
上传用户:caixiaoxu26
介绍了数字锁相环的3种设计方法,并对各自的工作原理做了详细分析。
上传时间: 2014-01-20
上传用户:二驱蚊器
微分器:利用数字锁相环进行位同步信号提取的关键模块
上传时间: 2014-09-09
上传用户:ccclll
基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案
上传时间: 2013-12-24
上传用户:dyctj
全数字锁相环 功能与74297相同 提供参数配置
上传时间: 2014-01-01
上传用户:英雄
该程序描述了二阶锁相环的环路滤波器的设计和线性模型分析
上传时间: 2013-12-11
上传用户:rishian
数字锁相环mb1504驱动程序和应用图纸
上传时间: 2016-07-01
上传用户:hongmo