虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

随机接入

随机接入过程是指从用户发送随机接入前导码开始尝试接入网络到与网络间建立起基本的信令连接之前的过程。
  • 深入理解LTE

    本书详细介绍了LTE物理层相关协议及算法实现,包括LTE协议栈结构、LTE时域、频域和空间域资源、下行参考信号、下行L1、L2控制信道、PDSCH信道、传输模式、上行参考信号、PUCCH信道、PUSCH信道、CSI资源指示、上行HARQ、下行HARQ、SR、BSR、DRX、MAC复用与逻辑信道优先级、上行同步、小区搜索过程、系统信息、随机接入过程、寻呼、载波聚合、SPS、TTI bundling、RLC等相关协议和算法,所涉及的专题内容分析非常细致,非常详尽,能很好地帮助读者深入理解LTE物理层相关协议。

    标签: LTE 物理层

    上传时间: 2022-06-01

    上传用户:

  • 面向5g移动通信系统的网络优化关键技术研究

    1)针对loT组寻呼的连接场景,在下一代移动通信网络中应用NB-IOT技术的基础之上,将网络优化的重点放到尽可能地保证1oT设备的随机接入性能上。为此,本文提出一种基于时隙散射的1oT组寻呼随机接入优化策略。首先为1oT组寻呼的连接场景建立基于排队论的数学模型:接着通过数学公式推导山初始状态时散射到各个时隙的1oT设备数,从而得出具体的时隙散射算法。系统仿真结果表明,本文提出的方案在1oT设备数增加时,依然能够有效地保证1oT设备的随机接入性能。2)针对具有特定功能的10T混合连接场景,将网络优化的重点放到保证时延敏感度高的业务的随机接入性能上。为此,本文提出一种基于前导码组合的随机接入优化方案。主要的思想是用不同的前导码组合来表征不同业务的优先级,从而避免了静态或半静态前导码分配方案的缺点。本文给出了组合两个前导码的具体方案并推导出相应的不同优先级业务的接入性能公式,通过系统仿真可以得到,本文提出的方案在保证低优先级业务吞吐量的同时能够有效地保证了高优先级业务的时延需求。与此同时,本文提出的方案适用于具有不同时延敏感度的H2H与loT混合连接场景3)针对海量连接的1oT业务连接场景,在未来5G移动通信系统的服务定制化平台下,将网络优化的重点放到提高系统资源利用率上。本文根据1oT包小而多的特点,提出聚合策略,并给出具体的包聚合逻辑。针对多小站交叉覆盖的区域,提出基于1oT流量聚合的资源分配机制。实验仿真表明,针对1oT小包的聚合模块能够有效地节省系统资源,提高系统的资源利用率。

    标签: 5g 移动通信系统 网络优化

    上传时间: 2022-06-19

    上传用户:默默

  • 设定无线接入点能够始终提供最大吞吐量

    设定无线接入点能够始终提供最大吞吐量,终端节点的冗余通信模块各自的网络信道信噪比值随机变化,由此计算得冗余网络各自的CHF值。CHF切换机制根据冗余网络各自的采样值大小进行切换判决,考虑门限的CHF切换机制根据设定的上下切换门限值进行切换判决

    标签: 设定 无线接入点 吞吐量

    上传时间: 2014-11-23

    上传用户:cjf0304

  • 设计与实现基于DSL的接入方案

    设计与实现基于DSL的接入方案

    标签: DSL 方案

    上传时间: 2013-04-15

    上传用户:eeworm

  • --设计与实现基于DSL的接入方案-227页-7.5M.pdf

    专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G --设计与实现基于DSL的接入方案-227页-7.5M.pdf

    标签: DSL 227 7.5

    上传时间: 2013-06-29

    上传用户:日光微澜

  • 基于FPGAHDL的随机读写I2C串行总线接口电路设计.rar

    I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。在Modelsim6.0仿真软件环境中进行仿真,在Xilinx公司的ISE9.li开发平台上进行了下载,搭建外围电路,用Agilem逻辑分析仪进行数据采集,分析测试结果。 首先,介绍了微电子设计的发展概况以及设计流程,重点介绍了HDL/FPGA的设计流程。其次,对I2C串行总线进行了介绍,重点说明了总线上的数据传输格式并对所使用的AT24C02 E2PROM存储器的读/写时序作了介绍。第三,基于Verilog _HDL设计了随机读/写的I2C接口电路、测试模块和显示电路;接口电路由同步有限状态机(FSM)来实现;测试模块首先将数据写入到AT24C02的指定地址,接着将写入的数据读出,并将两个数据显示在外围LED数码管和发光二极管上,从而直观地比较写入和输出的数据的正确性。FPGA下载芯片为Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent逻辑分析仪进行传输数据的采集,分析数据传输的时序,从而验证电路设计的正确性。最后,论文对所取得的研究成果进行了总结,并展望了下一步的工作。

    标签: FPGAHDL I2C 随机

    上传时间: 2013-06-27

    上传用户:liuchee

  • 基于ARMLinux的2n伪随机信息系统研究与开发

    随着计算机软硬水平的不断提高,嵌入式领域的发展也取得了长足的进步。目前,嵌入式与Linux技术的结合正在推动着嵌入式技术的飞速发展,嵌入式系统的研究和应用产生了显著的变化。 硬件上,嵌入式平台由51系列内核的8位机系统逐步上升到以ARM内核为主流的32位系统;软件上Linux作为操作系统的发展史上一个重要的里程碑,以高安全性和稳定性、开源免费等的优势使得其在政府、国防、教育、工业等领域获得了广泛的运用。 2n伪随机多频道激电理论(简称伪随机理论),是由何继善院士率先提出并命名的,其实质是将含有3,5,7…等多个奇数主频率的复合波同时向大地发送,接收机同时接收经大地介质传导的复合波中各主频率电流响应。在地球物理勘探领域,基于伪随机理论的数据采集系统具有抗干扰能力强、测量精度高、观测速度快、装置轻便等优点而得到广泛应用。 本文在分析伪随机理论基础上,结合当前嵌入式软硬件发展的最新成果,开展对ARM Linux嵌入式数据信息系统的研究与实现。 首先,通过需求分析,对各种采集方案比较后,设计系统总体方案。通过数据信息系统驱动总体分析,选用嵌入式板载的音频芯片实现数据A/D转换,完成Linux下采集设备驱动程序设计。 其次,在ARM9内核的S3C2410嵌入式处理器硬件平台,按照嵌入式软件开发流程,搭建嵌入式Linux交叉开发平台;裁剪并移植Linux内核,构建嵌入式文件系统。 再次,利用当前流行的嵌入式图形开发库Qtopia Core,结合Sqlite数据库与Linux多线程技术,设计数据采集应用程序,建立数据信息系统的应用软件模型,此基础上对整个系统进行测试,与理论值进行对比实验。 最后,就课题的不足做出总结,并且提出系统后期的改进建议。

    标签: ARMLinux 伪随机 信息系统

    上传时间: 2013-07-11

    上传用户:CETM008

  • 基于ARM的GSM网络G3无线传真接入终端的研究和实现

    随着Intemet网络技术、无线接入技术和无线通信技术的快速发展,传真技术有了许多新的研究方向。PC传真需利用传真软件进行传真,其功能受到传真软件的限制,而IP传真需投入的通信基础设施较大。无线传真技术具有方便快捷的特性,可快速适应市场的多样化需求,充分发挥无线通信的优势,使用户真正拥有自己的“移动办公室”,是当前无线通信研究领域的一个重点内容。 本课题在对传真通信相关基础理论以及GSM无线网络研究的基础上,设计和研制了基于G3传真的GSM网络无线传真接入终端。在本课题的设计中,建立了两段级联的传真线路,分别是主处理器与对端传真机之间的传真线路(通过T32协议实现)和主处理器与本地传真机之间的传真线路(通过T31协议实现),本课题依据T30规定的呼叫控制流程完成了这两条传真线路间的协议转换(T.32协议和T3l协议的转换),并结合GSM网络延时长、干扰大的特性进行了时延处理。同时解决了无线传真接入终端中涉及到的手机本地号段的存取算法,并在设计本课题嵌入式软件的同时抽样出基于ARM技术的系统软件设计方案(即类似于嵌入式操作系统但比操作系统简化的一个系统框架)。 通过本课题研制出的基于ARM的GSM网络G3无线传真接入终端,利用现有的G3传真机就可在GSM网络中实现无线传真业务。目前该无线传真接入终端已在北京、西安、深圳等地的商用网络上取得了成功的测试。

    标签: ARM GSM 网络 无线

    上传时间: 2013-04-24

    上传用户:tedo811

  • 用MCS-51单片机实现基于GPRS的INTERNET接入

    本文介绍了一套运用51单片机及西门子公司的GPRSmodem(MC35)来实现INTERNET接入的系统设计方案,并提供了相应的硬件原理图和程序流程图。关键词: GPRS GPRSmodem

    标签: INTERNET GPRS MCS 51单片机

    上传时间: 2013-04-24

    上传用户:zwei41

  • 随机读写I2C串行总线接口电路设计

    I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。在Modelsim6.0仿真软件环境中进行仿真,在Xilinx公司的ISE9.li开发平台上进行了下载,搭建外围电路,用Agilem逻辑分析仪进行数据采集,分析测试结果。 首先,介绍了微电子设计的发展概况以及设计流程,重点介绍了HDL/FPGA的设计流程。其次,对I2C串行总线进行了介绍,重点说明了总线上的数据传输格式并对所使用的AT24C02 E2PROM存储器的读/写时序作了介绍。第三,基于Verilog _HDL设计了随机读/写的I2C接口电路、测试模块和显示电路;接口电路由同步有限状态机(FSM)来实现;测试模块首先将数据写入到AT24C02的指定地址,接着将写入的数据读出,并将两个数据显示在外围LED数码管和发光二极管上,从而直观地比较写入和输出的数据的正确性。FPGA下载芯片为Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent逻辑分析仪进行传输数据的采集,分析数据传输的时序,从而验证电路设计的正确性。最后,论文对所取得的研究成果进行了总结,并展望了下一步的工作。

    标签: I2C 随机 读写 串行总线接口

    上传时间: 2013-06-08

    上传用户:再见大盘鸡