虫虫首页|资源下载|资源专辑|精品软件
登录|注册

输入电容

  • 折衷选择输入电容链波电流的线压范围

    透過增加輸入電容,可以在獲得更多鏈波電流的同時,還能藉由降低輸入電容的壓降來縮小電源的工作輸入電壓範圍。這會影響電源的變壓器圈數比以及各種電壓與電流應力(current stresscurrent stress current stresscurrent stress current stress current stress )。電容鏈波電流額定值越大,應力越小,電源效率也就越高。

    标签: 输入电容 电流

    上传时间: 2013-11-11

    上传用户:jelenecheung

  • 陶瓷输入电容可导致过压瞬变

      A recent trend in the design of portable devices has beento use ceramic capacitors to filter DC/DC converter inputs.Ceramic capacitors are often chosen because of theirsmall size, low equivalent series resistance (ESR) and highRMS current capability. Also, recently, designers havebeen looking to ceramic capacitors due to shortages oftantalum capacitors.

    标签: 陶瓷 输入电容 过压

    上传时间: 2013-11-05

    上传用户:comer1123

  • MOS管的米勒效应-讲的很详细

    MOSFET的栅极驱动过程,可以简单的理解为驱动源对MOSFET的输入电容(主要是栅源极电容Cgs)的充放电过程;当Cgs达到门槛电压之后, MOSFET就会进入开通状态;当MOSFET开通后,Vds开始下降,Id开始上升,此时MOSFET进入饱和区;但由于米勒效应,Vgs会持续一段时间不再上升,此时Id已经达到最大,而Vds还在继续下降,直到米勒电容充满电,Vgs又上升到驱动电压的值,此时MOSFET进入电阻区,此时Vds彻底降下来,开通结束。由于米勒电容阻止了Vgs的上升,从而也就阻止了Vds的下降,这样就会使损耗的时间加长。(Vgs上升,则导通电阻下降,从而Vds下降)

    标签: MOS管

    上传时间: 2022-03-20

    上传用户:得之我幸78

  • PFC技术详解

    PFC基础知识-PF的定义1功率因数(Power Factor)的定义是指输入有功功率(p)和视在功率(S)的比值;线性电路功率因数可用Cos表示,为正弦电流与正弦电压的相位差;但是由于整流电路中二极管的非线性,导致输入电流为严重的非正弦波形,用cosp已不能表示整流电路的功率因数;常规直接整流电路的滤波电容使输出电压平滑,但却使输入电流变为尖脉冲,并产生高次谐波分量。输入电流波形变,导致功率因数下降,污染电网,甚至造成电子设备损坏。引入功率因数校正是必要的利用功率因数校正技术可A/全跟踪交流输入电压波形,流输入电流波形完使输入电流波形皇纯正弦波,并且与输入电压波形相位,,此时整流器的货载可等效为纯电阻。根据常用功率因数校正方法可分为有源功率因数校正(APFC)技术与无源功率因数校正(PPFC)技术。它置于桥式整流器与滤波用电解电容器之间,实际上是一种DC-DC变换器。无源功率因数校正是利用电感和电容组成滤波器,对输入电容进行移相和整形。有源功率因数校正(APFC:Active Power Factor Correction),在负载即电力电子装置本身的整流器和滤波电容之间增加一个功率变换电路,将整流器的输入电流校正成为与电网电压同相位的正弦波,消除了谐波和无功电流,因而将电网功率因数提高到近似为1.APFC电路常用拓扑:升压式(Boost)降压式(Buck)升/降压式(Buck/Boost)反激式(Fly back)APFC电路形式:单极式 双极式单相PFC 三相PFCBoost变换电路是有源功率因数校正器主回路拓扑的极好选择。优点:输入电流连续,因而产生低的传导噪声和最好的输入电流波形;缺点:需要比输入峰值电压还要高的输出电压。

    标签: pfc

    上传时间: 2022-05-28

    上传用户:hao123

  • 电子元器件系列知识—IGBT

    一、IGBT 驱动1 驱动电压的选择IGBT 模块GE 间驱动电压可由不同地驱动电路产生。典型的驱动电路如图1 所示。图1 IGBT 驱动电路示意图Q1,Q2 为驱动功率推挽放大,通过光耦隔离后的信号需通过Q1,Q2 推挽放大。选择Q1,Q2 其耐压需大于50V 。选择驱动电路时,需考虑几个因素。由于IGBT 输入电容较MOSFET 大,因此IGBT 关断时,最好加一个负偏电压,且负偏电压比MOSFET 大, IGBT 负偏电压最好在-5V~-10V 之内;开通时,驱动电压最佳值为15V 10% ,15V 的驱动电压足够使IGBT 处于充分饱和,这时通态压降也比较低,同时又能有效地限制短路电流值和因此产生的应力。若驱动电压低于12V ,则IGBT 通态损耗较大, IGBT 处于欠压驱动状态;若 VGE >20V ,则难以实现电流的过流、短路保护,影响 IGBT 可靠工作。2 栅极驱动功率的计算由于IGBT 是电压驱动型器件,需要的驱动功率值比较小,一般情况下可以不考虑驱动功率问题。但对于大功率IGBT ,或要求并联运行的IGBT 则需要考虑驱动功率。IGBT 栅极驱动功率受到驱动电压即开通VGE( ON )和关断 VGE( off ) 电压,栅极总电荷 QG 和开关 f 的影响。栅极驱动电源的平均功率 PAV 计算公式为:PAV =(VGE(ON ) +VGE( off ) )* QG *f对一般情况 VGE( ON ) =15V,VGE( off ) =10V,则 PAV 简化为: PAV =25* QG *f。f 为 IGBT 开关频率。栅极峰值电流 I GP 为:

    标签: 电子元器件 igbt

    上传时间: 2022-06-21

    上传用户:wky20090436

  • 超高速FlashADC集成电路设计

    随着半导体技术的发展,模数转换器(Analog to Digital Converter,ADC)作为模拟与数字接口电路的关键模块,对性能的要求越来越高。为了满足这些要求,模数转换器正朝着低功耗、高分辨率和高速度方向快速发展。在磁盘驱动器读取通道、测试设备、纤维光接收器前端和日期通信链路等高性能系统中,高速模数转换器是最重要的结构单元。因此,对模数转换器的性能,尤其是速度的要求与日俱增,甚至是决定系统性能的关键因素。在分析各种结构的高速模数转换器的基础上,本文设计了一个分辨率为6位,采样时钟为1GS/s的超高速模数转换器。本设计采用的是最适合应用于超高速A/D转换器的全并行结构,整个结构是由分压电阻阶梯,电压比较器,数字编码电路三部分组成。在电路设计过程中,主要从以下几个方面进行分析和改进:采用了无采样/保持电路的全并行结构;在预放大电路中,使用交叉耦合对晶体管作为负载来降低输入电容和增加放大电路的带宽,从而提高比较器的比较速度和信噪比;在比较器的输出端采用时钟控制的自偏置差分放大器作为输出缓冲级,使得比较输出结果能快速转换为数字电平,以此来提高ADC的转换速度;在编码电路上,先将比较器输出的温度计码转换成格雷码,再把格雷码转换成二进制码,这样进一步提高ADC的转换速度和减少误码率。

    标签: flash adc

    上传时间: 2022-06-22

    上传用户:kingwide

  • 39839电感量计算小巧实用的绿色软件,根据输入的线圈长度、线圈直径、导线直径、线圈匝数及工作频率快速计算出电感量、自分布电容、空载Q值、自谐振频率

    39839电感量计算小巧实用的绿色软件,根据输入的线圈长度、线圈直径、导线直径、线圈匝数及工作频率快速计算出电感量、自分布电容、空载Q值、自谐振频率

    标签: 39839 电感量 计算 线圈

    上传时间: 2013-06-03

    上传用户:夜月十二桥

  • 扩展电容数字转换器AD7745_AD7746的容性输入范围

    本电路提供一种扩展AD7745/AD7746容性输入范围的方法。同时,还说明如何充分利用片内CapDAC,使范围扩展系数最小,从而优化电路,实现最佳性能。AD7745具有一个电容输入通道,AD7746则有两个通道。每个通道均可配置为单端输入或差分输入方式。

    标签: AD 7745 7746 扩展

    上传时间: 2013-11-21

    上传用户:天诚24

  • 模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下

    模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。

    标签: PLLF2 PLLF 滤波器 电容

    上传时间: 2014-01-07

    上传用户:ikemada

  • PWM经过RC滤波产生电压,经过XTR115产生4-20mA电流输出,要点是XTR115的电压输入问题,自身为两线制,+5V输出提供不了较大电流,需要用DCDC,RC滤波采用钽电容和4.7k-4.9k

    PWM经过RC滤波产生电压,经过XTR115产生4-20mA电流输出,要点是XTR115的电压输入问题,自身为两线制,+5V输出提供不了较大电流,需要用DCDC,RC滤波采用钽电容和4.7k-4.9k的低温漂电阻能得到较高线形度,PWM输出为AVR单片机16位,模式15,不分频

    标签: 115 XTR DCDC PWM

    上传时间: 2013-12-19

    上传用户:凌云御清风