说明对程序系统的设计考虑,包括程序系统的基本处理流程,程序系统的组织结构、模块划分、功能分配、接口设计、运行设计、数据结构设计和安全性设计等,为程序的详细设计奠定基础。允许增加特殊的编写目的,即根据实际情况,编写者希望将一些针对特定系统的概要设计的考虑进行说明,可附加到上述一段文字的后面。
标签: 程序
上传时间: 2013-12-22
上传用户:天诚24
企业工资管理概要设计说明对程序系统的设计考虑,包括程序系统的基本处理流程,程序系统的组织结构、模块划分、功能分配、接口设计、运行设计、数据结构设计和安全性设计等,为程序的详细设计奠定基础。 主要内容包括用系统流程图描绘的系统构成方案,组成系统的物理元素清单,成本、效益分析;对最佳方案的概括描述,精化的数据流图,用层次图或结构图描述的软件结构,用ipo图简要描述的各个模块的算法,模块间的接口关系,以及需求、功能、模块3者的 交叉参照关系
标签: 程序
上传时间: 2013-12-18
上传用户:aappkkee
设计考虑校园电子商务模式,人性化的设计,独特的校园式网络店铺平台。 ·功能十分强大的后台管理界面,通过IE浏览器即可管理整个网站,让你不懂技术也可以管理。 ·主要针对校园,设计定位准确、界面清新。 ·具有函数功能,可以方便模板制作。 ·具有运行速度快、安全,开源,可以修改模板等特点。 ·优化程序代码:结构合理,执行速度快速,代码优化
上传时间: 2013-12-18
上传用户:gut1234567
本文档的目的是阐述归档服务器的概要设计. 本概要设计说明书编写的目的在于全面说明归档服务器第一阶段中的设计考虑,包括程序系统的基本处理流程、程序系统的组织结构、模块划分和功能分配,为程序的详细设计提供基础。
上传时间: 2016-02-11
上传用户:zuozuo1215
智能超声波测距系统的设计 考虑了温度对超声波传播速度的影响,不仅增加了智能播报功能,具有更高的精度 而且使用更方便,应用场合更广泛.
上传时间: 2013-12-18
上传用户:zhenyushaw
半桥LLC 谐振转换器的设计考虑及安森美半导体解决方案
上传时间: 2021-12-04
上传用户:
1 电源环境:单相和三相 在评估和销售流程中,掌握客户现有电源基础构架至关重要。在多数销售顾问通常注重大型三相电源系统时,大多数IT经理往往涉及的是机架级单相设备。许多现有计算机房和中小型数据中心配备了机架级的单相负载。为提高效率、减少成本,并为新实施的三相解决方案创造更多销售机遇,各种推倒重来的全新设计将焦点从三相电源转移到了利用率之上。 2. 安装环境 务必了解USP未来的部署需求。因为大多数环境可以支持多种不同的解决方案,所以需要帮助客户对此进行评估。要准备针对多种解决方案提出价值主张、功能比较和报价。 经研究表明,客户一般会选择具有更高价值的方案。如果无法提供多种方案,可提供另一种更为经济高效的方案,引入其它产品公平竞争,从而得到客户的信任。切勿将让客户自己寻找其它方案。 3. 电源负载 客户电源负载的额定功率是为其整体解决方案确定合适UPS的最重要因素。明确电源环境之后(如需要单相或三相UPS),可进一步锁定UPS的规格选择范围。尽管许多客户已掌握此类信息,但您仍需要协助客户针对其设备完成电源设备的选配工作。务必考虑客户电源负载的潜在增长需求。特别是在单相设备部署场合中,通常需要选择超出客户当前电源要求但能提供更长的运行时间的UPS,从而满足未来的增长需求。
标签: UPS
上传时间: 2014-01-16
上传用户:雨出惊人love
盘式永磁无刷直流电动机的设计可以借鉴圆柱式无刷直流机和一般盘式电机设计的方法,但又有其独特的特点.本文主要研究的盘式永磁无刷直流电机的电磁分析与设计.考虑到盘式电机特殊的磁场形式,本文从磁场分析方法入手,研究了盘式永磁无刷直流电机的电磁设计特点,比较了与普通圆柱式电机之间的异同,并给出了一个电磁设计程序.
上传时间: 2013-07-15
上传用户:天诚24
高精度惯性加速度计能够实现实时位移检测,在当今民用和军用系统如汽车电子、工业控制、消费电子、卫星火箭和导弹等中间具有广泛的需求。在高精度惯性加速度计中,特别需要稳定的低噪声高灵敏度接口电路。事实上,随着传感器性能的不断提高,接口电路将成为限制整个系统的主要因素。 本论文在分析差动电容式传感器工作原理的基础上,设计了针对电容式加速度计的全差分开环低噪声接口电路。前端电路检测传感器电容的变化,通过积分放大,产生正比于电容波动的电压信号。 本论文采用开关电容电路结构,使得对寄生不敏感,信号灵敏度高,容易与传感器单片集成。为了得到微重力加速度性能,设计电容式位移传感接口电路时,重点研究了噪声问题和系统建模问题。仔细分析了开环传感器中的不同噪声源,并对其中的一些进行了仿真验证。建立了接口电路寄生电容和寄生电阻模型。 为了更好的提高分辨率,降低噪声的影响如放大器失调、1/f噪声、电荷注入、时钟馈通和KT/C噪声,本论文采用了相关双采样技术(CDS)。为了限制接口电路噪声特别是热噪声,着重设计考虑了前置低噪声放大器的设计及优化。由于时钟一直导通,特别设计了低功耗弛豫振荡器,振荡频率为1.5M。为了减小传感器充电基准电压噪声,采用两级核心基准结构设计了高精度基准,电源抑制比高达90dB。 TSMC 0.18μm工艺中的3.3V电压和模型,本论文进行了spectre仿真。 关键词:MEMS;电容式加速度计;接口电路;低噪声放大器;开环检测
上传时间: 2013-05-23
上传用户:hphh
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。
上传时间: 2013-06-10
上传用户:yd19890720