虫虫首页|资源下载|资源专辑|精品软件
登录|注册

多普勒算法

  • 在雷达成像中运用最基本的距离多普勒算法实现雷达成像

    在雷达成像中运用最基本的距离多普勒算法实现雷达成像

    标签: 雷达成像 多普勒算法

    上传时间: 2013-12-23

    上传用户:jjj0202

  • 经典算法--距离多普勒算法

    经典算法--距离多普勒算法,在MATLAB上编程实现,有很广的实用性

    标签: 算法 多普勒算法

    上传时间: 2014-01-09

    上传用户:pinksun9

  • 点目标距离多普勒算法仿真 matlab程序

    点目标距离多普勒算法仿真 matlab程序

    标签: matlab 多普勒算法 仿真 程序

    上传时间: 2017-07-01

    上传用户:libinxny

  • 机载双基地SAR成像算法的FPGA设计与实现

    双基地合成孔径雷达(简称双基地SAR或Bistatic SAR)是一种新的成像雷达,也是当今SAR技术的一个发展方向,在军用及民用领域都具有良好的应用前景,近年来成为研究的热点。本文则侧重于研究双基地SAR的距离一多普勒(R-D)成像算法的实现。 在双基地SAR系统及成像算法的研究方面,推导了双基地SAR的系统分辨特性及雷达方程,分析了主要系统参数之间的约束关系。针对正侧视机载双基地SAR系统,本文对距离一多普勒算法进行了推广。最后得到点目标的仿真结果。 在成像算法的FPGA实现上,在System Generator环境下对算法进行定点仿真。完成距离一多普勒成像算法的硬件实现,其中包括了FFT快速傅立叶变换、硬件乘法器、:Rocket I/O接口设计、DCM数字时钟管理等主要部分。针对硬件实现的特点,对算法的部分运算进行了简化。 为了对算法实现进行验证,设计开发了该算法的硬件测试平台。主要基于ML310评估板上XC2VP30芯片中嵌入的Power PC 405,完成其硬件部分的设计,主要包括了Aurora协议接口、RS-232串行接口、DDR RAM接口以及其它如中断、时钟等部分。

    标签: FPGA SAR 机载 双基地

    上传时间: 2013-07-26

    上传用户:是王洪文

  • 本程序是应用于雷达成像的距离多普勒成像算法的c++程序源代码。

    本程序是应用于雷达成像的距离多普勒成像算法的c++程序源代码。

    标签: 程序 应用于 多普勒 成像算法

    上传时间: 2014-01-07

    上传用户:sdq_123

  • 相位编码脉冲压缩雷达的多普勒补偿算法(详细)

    相位编码脉冲压缩雷达的多普勒补偿算法(详细),matlab开发仿真

    标签: 相位编码 多普勒 脉冲压缩雷达 补偿算法

    上传时间: 2014-01-02

    上传用户:希酱大魔王

  • 相位编码脉冲压缩雷达的多普勒补偿算法

    相位编码脉冲压缩雷达的多普勒补偿算法,实现对信号的补充

    标签: 相位编码 多普勒 脉冲压缩雷达 补偿算法

    上传时间: 2017-07-04

    上传用户:zhaiye

  • 这是一篇很经典的MPSK的多普勒频偏差分估计算法研究的资料

    这是一篇很经典的MPSK的多普勒频偏差分估计算法研究的资料

    标签: MPSK 多普勒 估计算法 频偏

    上传时间: 2013-12-26

    上传用户:czl10052678

  • 脉冲多普勒雷达信号处理实时仿真算法研究

    脉冲多普勒(PD)雷达是一种广泛被采用的全相参体制的雷达,它利用目标与雷达之间相对运动而产生的多普勒效应进行目标信息提取和处理,具有较高的速度分辨率,可以有效地抑制强地杂波的干扰问题。为了满足实验室开发雷达对抗半实物仿真系统的需求,本论文展开对PD雷达信号处理实时仿真算法的研究。本文首先介绍了PD雷达的工作原理,分析了PD雷达的距离、速度模糊问题,对PD雷达的杂波也做了简单介绍。由于PD雷达信号处理算法研究的需要,本文介绍了PD雷达接收机的组成,详细分析了正交相位检波处理的方法,并对接收端信号的处理过程进行了仿真。基于PD雷达工作原理,本文提出了一种低重频脉冲多普勒雷达信号处理仿真框架,对PD雷达信号处理系统各主要模块的算法以及其功能、原理进行了详细的分析,并运用Mailab对低重复频率PD雷达信号处理进行了仿真。最后,本文基于ADSP-TS201对雷达信号处理算法的实时性进行了分析,在Visual DSP+-开发环境实现了FFT算法和数据求模算法,获得相应的运算指令周期。整个工作对PD雷达信号处理半实物仿真系统的搭建具有重要的意义。

    标签: 脉冲 多普勒雷达信号处理

    上传时间: 2022-06-21

    上传用户:kingwide

  • 基于FPGA利用FFT算法实现GPSCA码捕获的研究.rar

    随着中国二代导航系统的建设,卫星导航的应用将普及到各个行业,具有自主知识产权的卫星导航接收机的研究与设计是该领域的一个研究热点。在接收机的设计中,对于成熟技术将利用ASIC芯片进行批量生产,该芯片是专用芯片,一旦制造成型不能改变。但是对于正在研究的接收机技术,特别是在需要利用接收机平台进行提高接收机性能研究时,利用FPGA通用可编程门阵列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,进行批量生产。本课题就是基于FPGA研究GPS并行捕获技术的硬件电路,着重进行了其中一个捕获通道的设计和实现。 GPS信号捕获时间是影响GPS接收机性能的一个关键因素,尤其是在高动态和实时性要求高的应用中或者对弱GPS信号的捕获方面。因此,本文在滑动相关法基础上引出了基于FFT的并行快速捕获方法,采用自顶向下的方法对系统进行总体功能划分和结构设计,并采用自底向上的方法对系统进行功能实现和验证。 本课题以Xilinx公司的Spartan3E开发板为硬件开发平台,以ISE9.2i为软件开发平台,采用Verilog HDL编程实现该系统。并利用Nemerix公司的GPS射频芯片NJ1006A设计制作了GPS中频信号产生平台。该平台可实时地输出采样频率为16.367MHz的GPS数字中频信号。 本课题主要是基于采样率变换和FFT实现对GPS C/A码的捕获。该算法利用平均采样的方法,将信号的采样率降低到1.024 MHz,在低采样率下利用成熟的1024点FFT IP核对C/A码进行粗捕,给出GPS信号的码相位(精度大约为1/4码片)和载波的多普勒频率,符合GPS后续跟踪的要求。 同时,由于FFT算法是以资源换取时间的方法来提高GPS捕获速度的,所以在设计时,合理地采用FPGA设计思想与技巧优化系统。基于实用性的要求,详细的给出了基于FFT的GPS并行捕获各个模块的实现原理、实现结构以及仿真结果。并达到降低系统硬件资源,能够快速、高效地实现对GPS C/A码捕获的要求。 本研究是导航研究所承担的国家863课题“利用多径信号提高GNSS接收机性能的新技术研究”中关于接收机信号捕获算法的一部分,对接收机的设计具有一定的参考价值。

    标签: GPSCA FPGA FFT

    上传时间: 2013-07-22

    上传用户:user08x