本实验是基于EasyFPGA030的波形发生器设计,用EasyFPGA030开发套件实现频率可以受按键控制调节的,矩形波和三角波发生器。
上传时间: 2013-10-30
上传用户:helmos
用EasyFPGA030开发套件,游戏电路是模拟乒乓球比赛,可供两人游戏。甲乙各持一按键作为球拍,实验板上一行16只发光二极管为乒乓球运动轨迹,用一只亮点代表乒乓球,它可以在此轨迹上左右移动。击球位置应在左右端第2只发光二极管位置,若击球键恰好当球到达击球位置时按下,则发出短短的击球声,球即向相反方向移动,若按键偏早或偏晚,则击球无效,无球声发出,球将继续向前运行至移位寄存器末端,并停止在该位置上不动也可以设计为亮点熄灭,此时判击球者失败,记分板上给胜球者加1分,再经过1s后,亮点自动按乒乓球比赛规则移到发球者的击球位置上,发球者按动击球按键,下一次比赛开始。
上传时间: 2013-11-15
上传用户:z240529971
本实验是基于EasyFPGA030 的电动机控制电路设计。用EasyFPGA030 开发套件实现对直流电机的正转,反转,加速,减速等控制。整个设计分为硬件设计和软件设计两大部分。其中软件分三个模块,三个模块分别为:分频模块、正反转模块和加速减速模块。硬件部分的重点是驱动和控制。
上传时间: 2013-11-21
上传用户:674635689
本实验是基于EasyFPGA030的波形发生器设计,用EasyFPGA030开发套件实现频率可以受按键控制调节的,矩形波和三角波发生器。 本设计通过DAC0832和LM358来实现数模转换,8位的变化的数字编码代表不同的电流值,经过DAC0832后输出两电流之和为常数的Io1、Io2,再输入运放两端比较放大后得到三角波。方波则直接由A3P030输出,并用实验板上的LED1显示频率的变化。
标签: 波形发生器
上传时间: 2013-12-26
上传用户:文993
用EasyFPGA030开发套件,游戏电路是模拟乒乓球比赛,可供两人游戏。甲乙各持一按键作为球拍,实验板上一行16只发光二极管为乒乓球运动轨迹,用一只亮点代表乒乓球,它可以在此轨迹上左右移动。击球位置应在左右端第2只发光二极管位置,若击球键恰好当球到达击球位置时按下,则发出短短的击球声,球即向相反方向移动,若按键偏早或偏晚,则击球无效,无球声发出,球将继续向前运行至移位寄存器末端,并停止在该位置上不动也可以设计为亮点熄灭,此时判击球者失败,记分板上给胜球者加1分,再经过1s后,亮点自动按乒乓球比赛规则移到发球者的击球位置上,发球者按动击球按键,下一次比赛开始。
标签: 模拟
上传时间: 2013-11-12
上传用户:hopy
本实验是基于EasyFPGA030的I2C总线接口模块设计,用EasyFPGA030开发套件通过I2C协议实现对二线制I2C串行EEPROM的读写操作,先把数据写入EEPROM,然后再读取出来显示在数码管上
上传时间: 2013-10-21
上传用户:edisonfather
本实验是基于EasyFPGA030 的电动机控制电路设计。用EasyFPGA030 开发套件实现对直流电机的正转,反转,加速,减速等控制。整个设计分为硬件设计和软件设计两大部分。其中软件分三个模块,三个模块分别为:分频模块、正反转模块和加速减速模块。硬件部分的重点是驱动和控制
上传时间: 2013-11-18
上传用户:qijian11056
电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。本文是BDTI完整的FPGA浮点DSP分析报告。 Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能 DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。
上传时间: 2014-12-28
上传用户:18888888888
电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。本文是BDTI完整的FPGA浮点DSP分析报告。 Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能 DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。
上传时间: 2015-01-01
上传用户:sunshie
雅仪科技提供海思半导体Hi35xx系列网络多媒体SOC处理器之软件开发包、硬件评估板,简称Hi35xx SHDK,SHDK包含Demo单板、开发文档、编译工具、驱程源码、媒体函数库、样例程序、应用Demo等。基于此完整开发套件,客户可立即开始评估测试Hi35xx系列处理器硬件性能,并启动基于此处理器平台DVR/DVS/PCam等视频监控/网络通信产品的软件开发调试工作。1,简介Hi3520 Demo单板是针对海思Hi3520 H.264编解码处理器芯片(以下简称为Hi3520芯片)开发的参考设计单板,用于给客户展示Hi3520芯片强大的多媒体处理功能和丰富的外围接口,同时为客户提供基于Hi3520芯片的硬件参考设计,使客户不需修改或者只需要简单修改参考设计的模块电路,就可以完成产品的硬件开发。Hi3520 Demo单板支持Hi3520芯片的SDK开发、应用软件的开发和运行等。Hi3520 Demo单板通过串口和网口线与开发PC连接,可以作为一个基本开发系统使用,或实现更完全的开发系统或演示环境,此时连接如下设备或部件
标签: hi3520
上传时间: 2022-06-20
上传用户: