vlsi
共 175 篇文章
vlsi 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 175 篇文章,持续更新中。
Adaboost算法的VLSI设计研究和FPGA实现
随着计算机科学在人机交互领域的极大发展,作为人脸信息处理中的一项关键技术,人脸检测现在已经成为模式识别,计算机视觉和人机交互领域不可缺少的一部分。但是,人脸检测算法存在计算量大、速度慢等缺点。软件实现方式无法达到实时处理要求,而现有的硬件实现需要占用大量硬件资源。 本文针对现有人脸检测硬件实现的缺点,通过对Adaboost算法和现有硬件结构的分析,提出了双流水线硬件检测架构:扫描窗口流水线、特征向
FPGA实现DSP应用
具有系统级性能的FPGA在半导体工艺的线宽达到深亚微米后更进一步按信号处理的要求改进器件结构和性能,不仅可实现VLSI DSP,且具有系统内可再编程的特性,可用流水<BR>和并行处理技术按硬件实现多媒
运动估计算法的FPGA仿真与实现研究
随着通信技术和计算机技术的发展,多媒体的应用与服务越来越广泛,视频压缩编码技术也随之成为非常重要的研究领域。运动估计是视频压缩编码中的一项关键技术。由于视频编码系统的复杂性主要取决于运动估计算法,因此如何找到一种可靠、快速、性能优良的运动估计算法一直是视频压缩编码的研究热点。运动估计在视频编码器中承担的运算量最大、控制最为复杂,由于对视频编码的实时性要求,因此运动估计模块一般都采用硬件来设计。 本
细胞神经网在通信系统中的应用
细胞神经网(CNN)是一种大规模非线性模拟电路。它的两个重要特点是时间连续特性和局部连接特性,这使CNN 在数字领域能实现实时、高速、并行的信号处理,并特别适于大规模集成电路(VLSI)的实现。本文阐
面向视频后处理芯片的FPGA原型流程的研究和实现
随着现代VLSI设计规模迅速扩大、芯片的设计和实现周期变长,验证和调试在ASIC设计中占有越来越重要的地位,相应的在整个ASIC设计流程中,验证和调试将占用更多的时间.为了缩短产品的设计周期,近年来涌现了许多新的验证手段,其中运用最广泛的技术之一就是基于现场可编程器件(FPGA)的原型技术.论文首先结合ALTERA公司的APEX 20K系列器件,详细介绍FPGA结构特点.并从面积,功耗和速度三个方
基于提升机构的二维离散小波的FPGA设计
在卫星遥感设备中,随着遥感技术的发展和对传输式观测卫星遥感图像质量要求的不断提高,航天遥感图像的分辨率和采样率也越来越高,由此引起高分辨率遥感图像数据存储量和传输数据量的急剧增长,然而卫星信道带宽有限。为了尽量保持高分辨率遥感图像所具有的信息,必须解决输入数据码率和传输信道带宽之间的矛盾。所以星载高分辨率遥感图像数据的高保真、实时、大压缩比压缩技术就成了解决这一矛盾的关键技术。FPGA器件为实现数
基于FPGA的Kohonen竞争网络硬件实现
本文介绍了神经网络VLSI硬件实现的基本情况和VerilgHDL硬件设计方法的概念,在此基础上利用FPGA设计出了Kohonen竞争网络硬件电路,其工作频率为33Mhz,并对其工作过程进行了较详细的分
IEEE80216aRSCC编译码VLSI算法研究及FPGA实现
本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧几里德算法(MEA);CC译码器由采用模
SoC 系统的低功耗设计
功耗问题正日益变成VLSI 系统实现的一个限制因素。对便携式应用来说,其主要原因在于电池寿命,对固定应用则在于最高工作温度。由于电子系统设计的复杂度在日益提高,导致系统的功耗变得越来越重要,因此,低功
基于TMS320F2812的多轴伺服控制系统的设计与实现.pdf
vlsi(very large scale integration)数字电路技术的迅速发展使得dsp发展迅速,经历了16位定点dsp、32位浮点dsp和并行dsp的发展阶段,性能大大提高且成本大幅度下降。以往传统的电机控制一般采用模拟电路实现。如今,具有竞争力的市场需求在更低的成本下追求更高性能、更大效率。因此,设计者就走向数字化伺服控制,自动控制理论和计算机技术是数字伺服系统技术的两个主要依托;
vlsi_system_design.rar
VLSI系统设计,内容为英文,主要介绍的是布线问题
book
Practical Problems in VLSI Physical Design Automation
【原书作者】: Sung Kyu Lim
【ISBN 】: 978-1-4020-6
静止图像压缩标准JPEG IP核的设计与实现
本文介绍了基于静止图像压缩标准JPEG 基本模式的编码器软IP 核的设计与实现。本设计采用适于VLSI 实现的DCT 算法结构,单周期实现Huffman 编码,图像压缩过程流水线 实现, 达到高处理速
FPGA技术在全数字化超声诊断仪中的应用研究
数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信和相控雷达领域。 在研究现代超声成像原理的基础上,我们首先介绍了常见的数字超声成像仪器
基于提升机构的二维离散小波的FPGA设计
在卫星遥感设备中,随着遥感技术的发展和对传输式观测卫星遥感图像质量要求的不断提高,航天遥感图像的分辨率和采样率也越来越高,由此引起高分辨率遥感图像数据存储量和传输数据量的急剧增长,然而卫星信道带宽有限。为了尽量保持高分辨率遥感图像所具有的信息,必须解决输入数据码率和传输信道带宽之间的矛盾。所以星载高分辨率遥感图像数据的高保真、实时、大压缩比压缩技术就成了解决这一矛盾的关键技术。FPGA器件为实现数
基于USB和FPGA技术的高性能数据采集模块的设计与实现
在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正确的信号模型;针对传统的“波形存储直读法”方案,即在计算机平台上用模拟软件产生原始回波数
IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现
本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧几里德算法(MEA);CC译码器由采用模
低状态数TTCM性能分析和FPGA设计
Turbo网格编码调制技术(TTCM)在数字通信系统中引起人们浓厚的兴趣,因为这种将编码和调制结合在一起的新技术不仅有高的差错纠正能力,而且还具有很高的带宽利用率。它的整体结构很像传统的Turbo码,但是它用网格编码调制(包括多维网格编码调制)作为分量码。由于采用高带宽利用率的类Turbo码作为分量码,使它的编码器结构非常简单,而且可以像二进制Turbo码那样采用迭代译码的方法进行译码。尽管如此,
一种低资源消耗的运动估计VLSI实现算法.rar
提 出了一种基于 F P G A的编码加速器. 编码耗时较多的模块, 采用 F P G A来实现, 以提高编码速度
JPEG2000中DWT-EBCOT联合的高效低存储VLSI结构
针对JPEG2000 硬件实现中小波变换与编码之间占用大量存储的问题,该文提出一种基于码块的存储方案。通过对码块大小片内存储最大程度的复用以及对其高效简单的调度控制,从面积和功耗两方面减小了硬件实现的