虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

uC<b>os-ii</b>2.76操作系统

  • 基于DSP和ARM的电能质量监测系统

    随着电力电子技术的广泛应用,电能污染日益严重,电能质量已成为电力部门及用户日益关注的问题。电能质量的好坏直接关系国民经济的总体效益,对电能质量进行监测与分析从而提高和改善电能质量具有重要的现实意义。 本文根据IEC和国家标准,并且经过对国内外电能质量研究现状及同类产品进行认真分析的基础上,主要针对我国电力行业面临的现状提出了一套基于DSP和ARM的电能质量监测系统。 论文首先介绍电能质量的相关概念、电能质量的研究背景、国内外电能质量和电能质量监测装置的研究现状,以及各项电能指标的监测标准。接下来介绍了本套电能质量监测装置的设计方案,说明与以往方案相比所具有的优点。之后是系统的软件设计与开发调试过程,主要是ARM软件的设计过程,包括了工程与任务的创建、μC/OS-II 操作系统的移植和各功能模块的设计等。最后是全文的工作总结与展望。 本文所研制的电能质量监测装置满足了合作企业的设计要求,相对以往的设计,具有实时性好,性能高,体积小,成本低等优点,符合电能质量监测的最新发展要求。

    标签: DSP ARM 电能质量 监测系统

    上传时间: 2013-07-24

    上传用户:shen007yue

  • 基于ARM S3C44B0X与μCOS-Ⅱ软硬件平台实验系统的开发

    本论文的工作是针对高等职业技术学院嵌入式系统实验和专业建设的实际需要而进行的。本文对ARM处理器及其寄存器结构做了认真的分析,对于文中涉及的系统硬件平台核心即基于ARM7TDMI的S3C44BOX芯片进行了研究,分析了ARM7TDMI内核结构和使用特点,并从设计实验的角度,研究了如何发挥器件的功能。在嵌入式操作系统的选择上,考虑了ARM7内核的具体情况,选择了μC/OS-II操作系统。论文对μC/OS-II的内核数据结构、运行机制以及μC/OS-II操作系统在S3C44BOX上的移植过程进行了详细的讨论。根据要求安排有A/D、D/A实验、LCD显示驱动、触摸屏及键盘:还安排了综合实验,内容包括:跑马灯、数码管、蜂鸣器、A/D、D/A、LCD等。 第一章介绍了嵌入式系统及嵌入式处理器的基础知识,包括目前常用的几种嵌入式处理器、操作系统,以及如何进行嵌入式系统的选型。 第二章介绍了嵌入式实验/开发系统使用的硬件平台,包括处理器、存储器、串行通信接口、以太网接口,提出了系统软件的调试方法。平台的硬件核心为SAMSUNG(三星)公司的S3C44BOX芯片。 第三章介绍了开发调试环境的建立,包括交叉编译环境的建立以及相关程序库、工具的安装,编写了相关程序。 第四章详细介绍了μC/OS-II系统的移植。包括Bootloader的移植、启动部分移植以及内存部分的移植,并给出了内核编译的基本方法。 第五章给出了本文研究的主要结论,并对系统的发展前景进行展望。

    标签: S3C44B0X ARM COS 软硬件平台

    上传时间: 2013-06-27

    上传用户:hakim

  • 基于ARMWEBSMSRFID的学生实验预约系统的设计与实现

    在日常工作和生活中,人们需要享用各种资源或者服务。当在特定的时间段内,可供享用的资源有限,而需求享用资源的用户相对较多时,供求矛盾就会出现。预约系统通过让用户与资源提供者进行交流,而缓解了供求矛盾。目前,为提高学生的创新能力和实验仪器的使用效率,高校普遍提倡为学生提供自由的开放型实验平台。于是,实验平台数量的不足和学生多样化的实验需求激发了实验平台的供求矛盾。该矛盾的解决方法之一是采用合适的预约系统来实现开放型实验进度的动态安排。 随着互联网的深入普及,以及移动通信服务的逐步完善和通信资费的不断降低,基于互联网和手机短消息的预约系统将变得非常实用。鉴于高校的学生一般都拥有一张由学校统一办理的非接触式IC卡,故结合射频识别技术、互联网和手机短消息技术实现开放型实验的预约系统,将能较好地缓解高校实验平台数量不足和学生多样化实验需求之间的矛盾。同时,采用ARM处理器取代台式电脑实现硬件电路,能有效降低预约系统的设备成本。 本论文有重点地讨论了基于ARM/WEB/SMS/RFID的学生实验预约系统的设计与实现。 第一章,通过介绍预约系统的现有应用和发展趋势,提出了实验预约系统设计方案的设计原因和依据,分析了实现设计方案的途径和可行性,并提出设计方案的预期目标。 第二章,系统地介绍实现设计方案需要用到的基础知识与技术,包括ARM体系结构、处理器内核以及μC/OS-II嵌入式实时操作系统等; 第三章,介绍预约系统的硬件结构,重点分析了非接触式IC卡读卡器和GSM通信模块; 第四章,探讨预约系统的软件设计,包括系统的功能结构、数据结构,TCP/IP、HTTP、Wiegand协议和AT指令,以及具体分析关键应用程序的实现,并简单介绍μC/OS-II的移植和软件开发工具的使用; 第五章,对预约系统进行电气参数和软件功能的测试。最后,对整个项目进行总结,并提出展望。

    标签: ARMWEBSMSRFID 实验

    上传时间: 2013-04-24

    上传用户:jyycc

  • 基于ARM的915MHz射频识别读卡器研究

    射频识别(RFID,Radio Frequency Identification)是一种利用电磁波双向传输实现自动识别的技术。近年来,射频识别技术在物流、交通、身份识别等生产生活领域的应用日益扩大。相比于13.56MHz射频识别系统,915MHz射频识别系统在识别距离,阅读速度方面有更大的优势,是目前射频识别产品研究的热点。 本文在理解ISO/IEC18000-6C协议的基础上,首先研究用于本系统的基本理论,包括射频识别技术和嵌入式技术,提出一款基于ISO/IEC18000-6C协议的915MHz射频识别读卡器的解决方案。在硬件部分,以Intel公司开发的R1000作为射频收发模块的核心;选用ATMEL公司的ARM处理器AT91SAM7S256作为控制单元的主控制器,在ARM处理器上运行μC/OS-II嵌入式实时操作系统,采用多任务实现和其他功能模块的通信。软件部分为系统移植了μC/OS-II操作系统,使用C与汇编语言的混合编程编写Bootloader,编写了各种硬件设备的驱动程序,使用C语言实现了串行通信程序,实现与上位机通信并实现对程序的更新。本文所设计的射频识别系统具有模块化设计、高可靠性等特点。实验表明,这种设计方案能够达到ISO/IEC18000-6C协议要求。

    标签: ARM 915 MHz 射频识别

    上传时间: 2013-07-18

    上传用户:zklh8989

  • 基于ARM的喷气织机电子送经和卷取控制系统研究

    现代喷气织机以其高速、高性能等优势,占据了无梭织机的大部分市场,并成为最有发展前景的一种织机。送经、卷取机构是织机控制系统的重要组成部分,其对经纱张力的控制精度已成为评定织机质量的重要技术指标。因此,提高和改善喷气织机的电子送经和卷取控制系统的性能非常必要,而且,开发具有高速、高精度的独立电子送经和卷取控制模块具有广阔的应用前景。 本课题研究开发了一款独立的电子送经和卷取控制模块,通过人机界面或CAN通讯对该控制系统所需参数进行设置,使其可以根据参数设置应用于不同型号的喷气织机。通过对系统的控制分析,本课题主要从硬件电路设计、软件控制及张力控制算法三个方面进行研究。 首先,通过对喷气织机的性能要求及控制器结构与性能的综合考虑,系统采用以高速ARM7TDMI为内核的低功耗微处理器LPC2294作为系统控制器,该控制器不仅速度快、性能稳定,而且其丰富的外围模块大大简化了硬件电路的设计。硬件电路设计采用模块化设计方法,主要功能模块包括嵌入式最小系统模块、主轴编码器采集模块、张力采集模块、电机控制模块、通讯模块、人机界面模块、输入输出信号模块等。根据系统需要,对各个模块的控制器件进行选取,并设计出各个模块的接口电路。最后,为了提高系统的稳定性和可靠性,在硬件电路设计中采取了隔离、去耦等硬件抗干扰措施。 在软件设计方面,系统采用嵌入式实时操作系统μC/OS-II,便于系统升级和维护。在系统硬件平台的基础上,根据设计要求对操作系统内核进行剪裁和移植,并对系统时钟节拍进行修改。结合硬件电路及系统控制要求,对系统启动代码进行修改;并根据系统对各个功能模块控制的时效性要求,对系统任务进行合理规划。为了说明系统采用该RTOS的可行性,对实时性要求最高的张力采集任务进行了实时性分析。对CAN通讯协议进行制定和编程实现,并对I2C、CAN和LCD驱动程序进行开发,另外,对每个任务的功能及控制流程和任务间及任务与中断间的信息通讯进行了说明。系统在软件方面也采用了一定的抗干扰技术,对硬件抗干扰进行补充。 最后,针对经纱张力的非线性和滞后性等复杂特性,对张力调节采用模糊参数自整定PID控制算法,设计出张力模糊参数自整定PID控制器。并在Matlab及Simulink工具下,对PID控制器下的张力算法及模糊参数自整定PID控制器下的张力算法进行仿真研究。而且对张力模糊PID控制算法在LPC2294中的实现进行了说明。关键词:ARM; μC/OS-II;喷气织机;送经卷取;模糊PID

    标签: ARM 喷气织机 电子送经 控制

    上传时间: 2013-06-11

    上传用户:ivan-mtk

  • 基于ARM的嵌入式强实时内核设计

    随着国内工业化、数字化的迅速发展,嵌入式开发在IT行业中的重要性越来越显著。嵌入式开发领域对产品的功能性、稳定性、实时性等方面的要求也越来越高。 采用嵌入式实时操作系统作为开发平台,以高性能的嵌入式处理器为工业控制等领域的主控制器可以有效地提高系统的可靠性、实时性、和软件编程的灵活性。在嵌入式处理器方面,ARM构架已经在高性能、低功耗、低成本的嵌入式领域里占领先地位。而在嵌入式操作系统方面,适合国内发展方向的解决方案以及系统基础结构方面并不理想。首先,国外成熟的嵌入式实时操作系统大都成本高、结构复杂,不适合强实时应用;其次,因大部分实时操作系统不公开源码,使开发的产品存在安全隐患。而类似μC/OS-II的小型强实时嵌入式操作系统内核虽然具有低成本、易控制、小规模、高性能等特性,但这类系统的基础较为薄弱,面临产品化和商业化还有一定的距离。 本文针对这种情况,结合现有的操作系统内核理论及嵌入式强实时系统的特殊需求,特别是对μC/OS-Ⅱ的研究分析基础上,面向强实时应用,设计、构造了一种适合在32位ARM处理器环境下使用的内核。这样做的目的是为了提供一个基础牢固、值得信赖的基本平台。 本文研究工作主要集中在以下几个方面: 针对嵌入式环境中高效、简洁、易扩展、易剪裁的要求,对内核体系结构框架进行了设计。内核整体上采用分层结构,在各层中采用功能相对独立的模块:在最底层借鉴微核的原理,只提供最基本的功能模块。 针对系统快速和稳定的实时响应能力需求,为IRQ中断建立了统一的中断入口,采用合理的半嵌套工作方式;保留FIQ为不可屏蔽中断,在快速反应场合使用;引入中断分段处理机制解决中断和任务的ITC机制共享,需要硬保护机制相互协调所引起的硬保护机制被隐性地泛滥使用问题。 针对应用提出的系统行为的可预测性需求,在调度算法方面采用基于优先级位图的抢占阈值调度算法,提高了处理器的利用率和任务集合的可调度性,减少了内核存储开销;在共享资源访问控制方面,以优先级天花板协议为依据,使用互斥事件解决优先级反转和死锁问题的发生。 为了保障系统的强实时性能,本文还对内核的时钟管理、内存管理等方面进行了设计。最后,通过实时性能测试,结果表明该实时内核有很好的强实时特性。

    标签: ARM 嵌入式 内核设计

    上传时间: 2013-04-24

    上传用户:alia

  • 基于ARM的心电信号采集与远程传输系统的研究与设计

    心血管疾病是威胁人类健康的主要疾病之一,而心电图检测是诊断心脏病变的有效手段。心电数据的高效采集和实时传输成为心电检测的基础,因此,设计一种性能可靠、价格低廉、体积较小的心电采集与远程传输系统将对心血管疾病的检测和预防具有重要意义。 本文在对心电信号采集技术和以太网传输技术进行深入研究的基础上,设计实现了一款基于ARM的心电信号采集与以太网传输系统。该系统前端是利用AD620、LM324、ADOP07等器件设计的信号调理电路,该电路实现了心电信号的高质量提取;系统的关键电路是以32位ARM7TDMI-S微控制器LPC2210为核心,并结合以太网控制芯片RTL8019AS、Flash SST39VF160和SRAM IS61LV25616AL设计的A/D转换模块和以太网接口模块,它构建了数据采集和传输的硬件基础;此外,论文还完成了μC/OS-II操作系统在LPC2210上的移植,并实现了系统TCP/IP协议栈;最后,采用了多任务化方式设计了系统应用程序。 通过远端上位机应用软件测试表明,本系统实现了心电信号的采集与传输,达到了远程监控心电信号的目的,且运行稳定可靠。

    标签: ARM 心电信号 采集 远程传输

    上传时间: 2013-06-15

    上传用户:y562413679

  • 基于ARM的音频系统设计

    随着信息化、智能化、网络化的发展,嵌入式系统目前己经成为通讯和消费产品的共同发展方向,嵌入式系统是当今最热门的概念之一,各种各样的嵌入式系统设备在应用数量上己经大大超过了通用计算机。同时数字音频技术在我们社会生活中的应用也己经非常广泛,WAV、MPEG、MP3和WMA等相继出现。结合嵌入式系统的数字音频技术研究有着广阔的前景,基于嵌入式的数字音频设备以其高性价比、日新月异的发展速度等优点受到世界各国的广泛关注。本文结合市场发展需要,提出了一个比较优化的解决方案,并从理论和实践两方面对该方案进行了分析和设计。 本论文的主要工作是在研究了基于ARM9 体系结构的Samsung S3C2410 处理器的基础上,以该处理器为核心,加上外部存储器和音频编码解码芯片等器件,完成了一个嵌入式音频系统的设计,设计的系统中包括硬件设计、音频编码解码芯片的设备驱动程序及应用程序。 论文中首先对嵌入式系统进行了比较详细的介绍,并对S3C2410 处理器的体系结构和特性进行了仔细的分析,其次介绍了嵌入式数字音频系统的相关技术,然后从硬件和软件两个部分,分多个模块来安排设计所要求的系统,其中包括μC/OS-II 嵌入式操作系统在ARM 微处理器上的移植,与上位机(PC机)上USB 接口的通讯,以及人机界面和数字音频解码的程序设计等。整个嵌入式音频系统是一个可以独立工作的可扩展系统,该系统能完成音频采集和处理功能。

    标签: ARM 音频 系统设计

    上传时间: 2013-06-02

    上传用户:qq21508895

  • 基于ARM平台的车载导航系统的研究与设计

    汽车导航及定位是在全球卫星定位系统(GPS,Global Positioning System)的基础上发展起来的一门新型技术。它是由GPS定位系统、电子地图、嵌入式系统组成。汽车导航系统接收GPS所传送的卫星信号,得到车辆的即时位置,通过GPS信号处理系统传送给CPU,再配合嵌入式系统上的电子地图,将车辆经过的轨迹显示在显示屏上。本文设计了一种汽车导航定位系统,以ARM微处理器为核心,移植嵌入式操作系统,在此基础上绘制电子地图,显示车辆运行轨迹。主要研究内容如下: 完成了车载导航系统总体方案的分析与设计。分析了多种嵌入式微处理的性能和应用。确定了以S3C44BOX为核心构建导航系统硬件平台的解决方案,并设计了导航系统的总体框架。 完成了车载导航系统硬件平台的设计,包括存储器系统、通信总线、GPS模块等接口电路的设计。根据高速数字电路的设计要求,在双面板上实现了基于ARM的汽车导航定位系统的PCB布线。编写了系统初始化代码,完成了对硬件平台的调试工作。 根据系统的实际情况,选择了实时多任务操作系统μC/OS-II和嵌入式图形用户界面μC/GUI作为本系统的软件平台,完成了两者在系统硬件平台上的移植。针对μC/GUI环境下简体中文汉字的显示问题,给出了一种比较完善的解决方案。 介绍了GPS的卫星定位原理,以及GPS接收的数据格式。在嵌入式图形用户界面μC/GUI的基础上实现车载导航系统LCD上电子地图的绘制,提出了基于μC/GUI及Maplnfo MIF地图数据格式的电子地图的设计与实现方法。实现了矢量电子地图的显示、缩放、漫游、图层管理以及简单的数据查询导航功能,提出了用边界检测算法提高电子地图漫游时的显示速度。在此开发平台上还实现了GPS定位数据的采集、处理,初步完成了定位模块的部分功能。

    标签: ARM 车载导航

    上传时间: 2013-05-22

    上传用户:bjgaofei

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost