基于FPGA的UART控制器的设计和实现
文章介绍了一种在现场可编程门阵列(FPGA)上实现UART 的方法。UART 的波特率可设置调整,工作状态可读取。系统结构进行了模块化分解,使之适应自顶向下(Top-Down)的设计方...
文章介绍了一种在现场可编程门阵列(FPGA)上实现UART 的方法。UART 的波特率可设置调整,工作状态可读取。系统结构进行了模块化分解,使之适应自顶向下(Top-Down)的设计方...
This unique guide to designing digital VLSI circuits takes a top-down approach, reflecting the natureof the design process in industry. Sta...
本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好...
该文介绍了VHDL语言的发展,基本组成框架,讨论了用它描述硬件时应注意的问题.还在介绍红外运动目标检测与跟踪系统组成的基础上,详细讨论了图像数据采集部分的结构,图像数据的预处理,DSP与FPGA之间的通讯和FPGA对其他器件的控制逻辑等.使用硬件描述语言(VHDL)和采用自顶向下(TOP-DOWN)...
本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL模型。经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟...