WP374 Xilinx FPGA的部分重配置
WP374 Xilinx FPGA的部分重配置 ...
WP374 Xilinx FPGA的部分重配置 ...
This application note provides users with a general understanding of the SVF and XSVF fileformats ...
This application note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogi...
WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案: High-Level Implementation of Bit- and Cycle-Accurat...
Xilinx FPGAs require at least two power supplies: VCCINTfor core circuitry and VCCO for I...
Xilinx Next Generation 28 nm FPGA Technology Overview Xilinx has chosen 28 nm high-κ metal ...
The Xilinx Zynq-7000 Extensible Processing Platform (EPP) redefines the possibilities for embedded...
Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具备在系统可编程性、可靠的引脚锁定以及JTAG 边界扫描测试功能。此强大的功能组合允许设计人员在进行重大更改时,仍...
本文讨论了如何设计有效的testbench,适合刚接触testbench不久的用户阅读提高 (xilinx公司编写) ...
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时...