搜索结果
找到约 513 项符合
sdrAM 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (115)
- 学术论文 (75)
- 微处理器开发 (49)
- DSP编程 (43)
- 技术资料 (23)
- 嵌入式/单片机编程 (16)
- 单片机编程 (14)
- 教程资料 (14)
- 其他 (13)
- 可编程逻辑 (12)
- 其他嵌入式/单片机内容 (12)
- 系统设计方案 (11)
- 其他书籍 (10)
- VIP专区 (10)
- 单片机开发 (9)
- 嵌入式Linux (8)
- 文章/文档 (8)
- 软件设计/软件工程 (7)
- VHDL/Verilog/EDA源码 (6)
- 嵌入式综合 (6)
- Linux/Unix编程 (5)
- PCB相关 (3)
- 存储器技术 (3)
- 文件格式 (3)
- 操作系统开发 (3)
- 开发板开源 (2)
- 并行计算 (2)
- 驱动编程 (2)
- 通讯编程文档 (2)
- 汇编语言 (2)
- Windows CE (2)
- uCOS (2)
- 经验分享 (1)
- 电路图 (1)
- 开发工具 (1)
- 无线通信 (1)
- 开关电源 (1)
- 测试测量 (1)
- 电子书籍 (1)
- 并口编程 (1)
- 书籍源码 (1)
- 中间件编程 (1)
- 压缩解压 (1)
- USB编程 (1)
- VxWorks (1)
- 金融证券系统 (1)
- 通讯/手机编程 (1)
- 技术管理 (1)
- VC书籍 (1)
- FPGA (1)
- 手册 (1)
- 经验 (1)
- 源码 (1)
学术论文 基于FPGA与DDR2-SDRAM的高速实时数据采集系统的设计与实现.rar
数据采集处理技术是现代信号处理的基础,广泛应用于雷达、声纳、软件无线电、瞬态信号测试等领域。随着信息科学的飞速发展,人们面临的信号处理任务越来越繁重,对数据采集处理系统的要求也越来越高。近年来FPGA由于其设计灵活性、更强的适应性及可重构性,结合SDRAM的高速、大容量、价格优势,在设计高速实时数据采集系统 ...
学术论文 基于FPGA的SDRAM控制器设计及应用.rar
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的 ...
VHDL/Verilog/EDA源码 sdram.rar
SDRAM控制器,Verilog源码。适用SDRAM芯片:三星KM416S1120D,NEC uPD4516161AG5,OKI MSM56V1616,有详细的说明,可直接使用!
VHDL/Verilog/EDA源码 sdram读写
sdram读写测试,连续向SDRAM写满数据(00~FF),然后读出SDRAM中的数据并通过串口上传给PC机,波特率9.6KBPS
VHDL/Verilog/EDA源码 SDRAM读写控制的实现与Modelsim仿真
软件开发环境:ISE 7.1i
硬件开发环境:红色飓风II代-Xilinx版
1. 本实例用于控制开发板上面的SDRAM完成读写功能;
先向SDRAM里面写数据,然后再将数据读出来做比较,如果不匹配就通过LED变亮显示出来,如果一致,LED就不亮。
2. part1目录是使用Modelsim仿真的工程;
3. part2目录是在开发版上面验证的工程;
2.1. ...
学术论文 基于FPGA的SDRAM控制器设计及应用
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的 ...
VHDL/Verilog/EDA源码 SDRAM 控制器
基于FPGA对sdram控制器的设计VERILOG语言
教程资料 使用Verilog实现基于FPGA的SDRAM控制器
使用Verilog实现基于FPGA的SDRAM控制器
教程资料 verilog代码读写SDRAM 不带仿真
verilog 代码,读写SDRAM 不带仿真,需要自己编写测试文件
教程资料 fpga+sdram+PHY 芯片设计原理图
fpga+sdram+PHY 芯片设计原理图