虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

pzisp下载<b>软件教程</b>

  • 价值5k的labview数据采集NI官方资料免费下载

    价值5k的labview数据采集NI官方资料免费下载 6个教程 非常经典

    标签: labview 价值 数据采集 免费下载

    上传时间: 2013-10-27

    上传用户:kachleen

  • CAM350 Info菜单视频教程

    软件教程

    标签: Info CAM 350 菜单

    上传时间: 2013-10-14

    上传用户:1966640071

  • REBOL core 请大家不要下载

    REBOL core 请大家不要下载,这是为了下载别的软件上传的假货,

    标签: REBOL core

    上传时间: 2015-07-03

    上传用户:CSUSheep

  • Kalman Filtering and Neural Networks - Simon Haykin 原来网上的文件缺少第五章

    Kalman Filtering and Neural Networks - Simon Haykin 原来网上的文件缺少第五章,这个完整版,欢迎下载,英文牛B的人可以翻译好后,再上传,谢谢!

    标签: Filtering Networks Kalman Haykin

    上传时间: 2017-02-01

    上传用户:标点符号

  • origin教程

    origin教程,数据分析和处理软件教程,主要讲origin在物理学中的应用

    标签: origin 教程

    上传时间: 2013-12-31

    上传用户:330402686

  • Cadence16.5下载及破解教程图文版-自己总结

    cadence16.5   下载及安装 图文版  超详细  

    标签: Cadence16.5 下载及破解教程图文版

    上传时间: 2015-06-17

    上传用户:20119

  • 171544C8051F020应用程序包.rar

    C8051f020是基于51核的业界8位单片机最高速的,指令执行速度25MIPS。这个程序包是新华龙公司提供的,需要购买900元的开发系统才会赠送此文件包,先上传。可以用keil软件打开或者去www.xhl.com.cn下载IDE软件打开工程ps---c文件直接用记事本就ok啦^_^,里面有温度传感,步进电机等等源代码,方面移植!^_^-

    标签: 171544C8051F020 应用程序

    上传时间: 2013-04-24

    上传用户:aa54

  • c8051.rar

    8051F020的下载调试软件和下载线制作电路图。有兴趣做020的朋友可以参考参考。

    标签: 8051

    上传时间: 2013-07-26

    上传用户:Thuan

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • 微电脑型数学演算式隔离传送器

    特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高

    标签: 微电脑 数学演算 隔离传送器

    上传时间: 2014-12-23

    上传用户:ydd3625