📚 pll技术资料

📦 资源总数:265
📄 技术文档:1
💻 源代码:4653
🔌 电路图:1
锁相环(PLL: Phase-locked loops)是一种利用反馈控制原理实现的频率及相位的同步技术,其作用是将电路输出的时钟与其外部的参考时钟保持同步。当参考时钟的频率或相位发生改变时,锁相环会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“锁相”

🔥 pll热门资料

查看全部265个资源 »

分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这...

📅 👤 wpwpwlxwlx

📄 pll技术文档

查看更多 »

💻 pll源代码

查看更多 »
📂 pll资料分类