锁相环(PLL: Phase-locked loops)是一种利用反馈控制原理实现的频率及相位的同步技术,其作用是将电路输出的时钟与其外部的参考时钟保持同步。当参考时钟的频率或相位发生改变时,锁相环会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“锁相”
课程设计做的PLL,里面有关线性和非线性的都有,大家可以...
📅
👤 mhp0114
用PIC控制ADF4016 PLL芯片,产生6G射频信号...
📅
👤 yzy6007
s3c2410 pll 计算程序...
📅
👤 洛木卓
arm pll 的滤波程序 对初学者很有用处...
📅
👤 古谷仁美
一个程控锁相环PLL程序,可以设定频率,步进...
📅
👤 稀世之宝039