虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

pcb阻抗

  • Hyperlynx仿真应用:阻抗匹配

    Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据、地址和控制线是否需加串阻。下面,我们以数据线D0仿真为例看是否需要加串阻。模型建立首先需要在元件公司网站下载各器件IBIS模型。然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB前仿真验证)新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉终端匹配电阻等。下面,我们开始导入主芯片DSP的数据线D0脚模型。左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS模型中的对应管脚。 3http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友点OK后退到“ASSIGN Models”界面。选管脚为“Output”类型。这样,一样管脚的配置就完成了。同样将DRAM的数据线对应管脚和3245的对应管脚IBIS模型加上(DSP输出,3245高阻,DRAM输入)。下面我们开始建立传输线模型。左键点DSP芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四层板,在表层走线,所以要选用“Microstrip”,然后点“Value”进行属性编辑。这里,我们要编辑一些PCB的属性,布线长度、宽度和层间距等,属性编辑界面如下:再将其它传输线也添加上。这就是没有加阻抗匹配的仿真模型(PCB最远直线间距1.4inch,对线长为1.7inch)。现在模型就建立好了。仿真及分析下面我们就要为各点加示波器探头了,按照下图红线所示路径为各测试点增加探头:为发现更多的信息,我们使用眼图观察。因为时钟是133M,数据单沿采样,数据翻转最高频率为66.7M,对应位宽为7.58ns。所以设置参数如下:之后按照芯片手册制作眼图模板。因为我们最关心的是接收端(DRAM)信号,所以模板也按照DRAM芯片HY57V283220手册的输入需求设计。芯片手册中要求输入高电平VIH高于2.0V,输入低电平VIL低于0.8V。DRAM芯片的一个NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信号(不长于3ns):按下边红线路径配置眼图模板:低8位数据线没有串阻可以满足设计要求,而其他的56位都是一对一,经过仿真没有串阻也能通过。于是数据线不加串阻可以满足设计要求,但有一点需注意,就是写数据时因为存在回冲,DRAM接收高电平在位中间会回冲到2V。因此会导致电平判决裕量较小,抗干扰能力差一些,如果调试过程中发现写RAM会出错,还需要改版加串阻。

    标签: Hyperlynx 仿真 阻抗匹配

    上传时间: 2013-12-17

    上传用户:debuchangshi

  • MPC8379E与DDR2之间的PCB布线及仿真设计

    研究了MPC8379E处理器的相关资料和DDR2的特性,以及它们之间PCB布线的规则和仿真设计。由于MPC8379E和DDR2都具有相当高的工作频率,所以他们之间的走线必须满足高速PCB布线规则,还要结合实际系统中的层叠、阻抗等,采取特殊布线方法。本文使用EDA工具Cadence仿真设计了DDR2拓扑结构和信号完整性。

    标签: 8379E 8379 DDR2 MPC

    上传时间: 2013-11-15

    上传用户:baitouyu

  • 画过高速PCB电路板的人

    画过高速PCB电路板的人,应该用过阻抗计算软件吧,这个就是一个很好的软件,希望对你们有所帮助。

    标签: PCB 电路板

    上传时间: 2015-07-13

    上传用户:jennyzai

  • RF特性阻抗计算软件

    RF特性阻抗计算软件,适合在PCB的LAYOUT设计中计算RF微带线的特性阻抗。

    标签: 特性阻抗 计算软件

    上传时间: 2017-02-24

    上传用户:miaochun888

  • 阻抗计算软件

    能够计算pcb的阻抗设置,线宽等 能够计算pcb的阻抗设置,线宽等

    标签: 阻抗计算软件

    上传时间: 2016-08-24

    上传用户:alibabamama

  • PCB设计中3W原则20H原则和五五原则都是什么

    3W原则在PCB设计中为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W规则。3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号线及其他系统关键电路需要遵循3W原则,而并不是板上所有的布线都要强制符合3W原则。 满足3W原则能使信号间的串扰减少70%,而满足10W则能使信号间的串扰减少近98%。 3W原则虽然易记,但要强调一点,这个原则成立是有先前条件的。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;但两层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够。3W原则一般是在50欧姆特征阻抗传输线条件下成立。一般在设计过程中因走线过密无法所有的信号线都满足3W的话,我们可以只将敏感信号采用3W处理,比如时钟信号、复位信号。

    标签: pcb

    上传时间: 2021-11-08

    上传用户:wangshoupeng199

  • TI cc2540原理图和PCB

    在设计cc2540蓝牙传输电路时,可以参考该资料绘制原理图,绘制PCB时可以参考该资料进行布局布线、阻抗计算等

    标签: 蓝牙 cc2540 原理图 pcb

    上传时间: 2022-01-15

    上传用户:

  • 一博科技PCB设计指导书VER1.0. 66页

    一博科技PCB设计指导书VER1.0. 66页常见信号介绍  1.1 数字信号  1.1.1 CPU 常称处理器,系统通过数据总线、地址总线、控制总线实现处理器、控制芯片、存 储器之间的数据交换。  地址总线:ADD* (如:ADDR1)  数据总线:D* (如:SDDATA0)  控制总线:读写信号(如:WE_N),片选信号(如:SDCS0_N),地址行列选择信 号(如:SDRAS_N),时钟信号(如:CLK),时钟使能信号(如:SDCKE)等。  与CPU对应的存储器是SDRAM,以及速率较高的DDR存储器:  SDRAM:是目前主推的PC100和PC133规范所广泛使用的内存类型,它的带宽为64位, 支持3.3V电压的LVTTL,目前产品的最高速度可达5ns。它与CPU使用相同的时钟频 率进行数据交换,它的工作频率是与CPU的外频同步的,不存在延迟或等待时间。 SDRAM与时钟完全同步。  DDR:速率比SDRAM高的内存器,可达到800M,它在时钟触发沿的上、下沿都能进行 数据传输,所以即使在133MHz的总线频率下的带宽也能达到2.128GB/s。它的地址 与其它控制界面与SDRAM相同,支持2.5V/1.8V的SSTL2标准. 阻抗控制在50Ω±10 %. 利用时钟的边缘进行数据传送的,速率是SDRAM的两倍. 其时钟是采用差分方 式。  1.1.2 PCI  PCI总线:PCI总线是一种高速的、32/64位的多地址/数据线,用于控制器件、外围 接口、处理器/存储系统之间进行互联。PCI 的信号定义包括两部份(如下图):必 须的(左半部份)与可选的(右半部份)。其中“# ”代表低电平有效。

    标签: pcb设计

    上传时间: 2022-02-06

    上传用户:得之我幸78

  • Allegro-PCB-SI-一步一步学会前仿真.pdf

    Allegro PCB SI的前仿真  前仿真,顾名思义,就是布局或布线前的仿真,是以优化信号质量、避免信号完整性和电源完整性为目的,  在众多的影响因素中,找到可行的、乃至最优化的解决方案的分析和仿真过程。简单的说,前仿真要做到两件  事:其一是找到解决方案;其二是将解决方案转化成规则指导和控制设计。  一般而言,我们可以通过前仿真确认器件的IO特性参数乃至型号的选择,传输线的阻抗乃至电路板的叠层,  匹配元件的位置和元件值,传输线的拓扑结构和分段长度等。  使用Allegro PCB SI进行前仿真的基本流程如下:  ■ 准备仿真模型和其他需求  ■ 仿真前的规划  ■ 关键器件预布局  ■ 模型加载和仿真配置  ■ 方案空间分析  ■ 方案到约束规则的转化  2.1 准备仿真模型和其他需求  在本阶段,我们需要为使用Allegro PCB SI进行前仿真做如下准备工作:PCB 打板,器件代采购,贴片,一站式服务!www.massembly.com  麦斯艾姆,最贴心的研发伙伴! www.massembly.com  研发样

    标签: allegro pcb

    上传时间: 2022-02-09

    上传用户:slq1234567890

  • 电路板阻抗介绍(Polar公司提供)

    PCB特性阻抗资料合集3,官网介绍资料

    标签: pcb 特性阻抗

    上传时间: 2022-06-25

    上传用户:默默