虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

npn晶体三极管

  • 太赫兹波导器件研究进展

    近年来,太赫兹科学技术的发展极为迅速。与此同时,以波导为基础的、用于太赫兹传输的器件应运而生,其中主要包括:太赫兹金属波导、太赫兹光子晶体波导、太赫兹光子晶体光纤、太赫兹聚合物波导、太赫兹塑料带状波导、太赫兹蓝宝石光纤等。为此,就国际上太赫兹波导器件方面的研究进展和最新动态进行了较详细的分析和归纳总结。

    标签: 太赫兹 波导器件

    上传时间: 2013-10-22

    上传用户:wys0120

  • 单片射频收发器nrf905的原理与应用

    单片射频收发器nrf905由频率合成器、接收解调器、功率放大器、晶体振荡器和调制器等组成, 不需外加声表滤波器.

    标签: nrf 905 单片射频 收发器

    上传时间: 2013-11-19

    上传用户:ve3344

  • 微波铁氧体新器件

    微波铁氧体材料分为多晶和单晶两种。多晶材料按晶体结构分,主要要尖晶石型、石榴石型和磁铅石型三种。  

    标签: 铁氧体 器件

    上传时间: 2013-11-09

    上传用户:fac1003

  • 水声换能器及基阵_周洪福

    水声换能器是利用晶体(石英或酒石酸钾钠)压电陶瓷(钛酸钡和锆钛酸铅等)的压电效应或铁镍合金的磁致伸缩效应来进行工作的。所谓压电效应,就是把晶体按一定方向切成薄片,并在晶体薄片上施加压力,在它的两端面上会分别产生正电荷和负电荷。反之在晶体博片上施加拉伸力时,它的两个端面上就会产生与加压力时相反的电荷。

    标签: 换能器

    上传时间: 2013-10-10

    上传用户:jisiwole

  • 5000种大功率三极管参数查询手册

    很实用的工具书

    标签: 5000 大功率 三极管参数 查询

    上传时间: 2014-12-31

    上传用户:不懂夜的黑

  • 5000种大功率三极管参数查询手册

    很实用的工具书

    标签: 5000 大功率 三极管参数 查询

    上传时间: 2013-11-20

    上传用户:yiwen213

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2014-12-04

    上传用户:cppersonal

  • PCB抄板密技

    第一步,拿到一块PCB,首先在纸上记录好所有元气件的型号,参数,以及位置,尤其是二极管,三极管的方向,IC缺口的方向。最好用数码相机拍两张元气件位置的照片。 第二步,拆掉所有器件,并且将PAD孔里的锡去掉。用酒精将PCB清洗干净,然后放入扫描仪内,启动POHTOSHOP,用彩色方式将丝印面扫入,并打印出来备用。 第三步,用水纱纸将TOP LAYER 和BOTTOM LAYER两层轻微打磨,打磨到铜膜发亮,放入扫描仪,启动PHOTOSHOP,用彩色方式将两层分别扫入。注意,PCB在扫描仪内摆放一定要横平树直,否则扫描的图象就无法使用,扫描仪分辨率请选为600。 需要的朋友请下载哦!

    标签: PCB 抄板

    上传时间: 2014-03-04

    上传用户:tianming222

  • 基于Altera 28nm FPGA的100-Gbit OTN复用转发器解决方案

      100-Gb光传送网(OTN)复用转发器   a. 提供连续数据范围在600 Mbps到14.1 Gbps之间的串行收发器,通过使用方便的部分重新配置功能支持多标准客户侧接口;   b. 44个独立发送时钟域,提高了时钟灵活性;   c. 收发器集成电信号散射补偿(EDC)功能,可直接驱动光模块(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收发器;   e. 替代外部压控晶体振荡器(VCXO)的高级fPLL。

    标签: Altera FPGA Gbit 100

    上传时间: 2013-11-10

    上传用户:pzw421125

  • 常用近500个三极管(MOSFET)中文资料

    各种三级管及其的性能参数

    标签: MOSFET 500 三极管

    上传时间: 2013-11-18

    上传用户:ggwz258