虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

m-k-c

  • C语言源码

    一大堆的C语言源码,很经典讲了很多经典的算法。如果想学习就来下吧!-

    标签: C语言 源码

    上传时间: 2013-04-24

    上传用户:xuan‘nian

  • 谭浩强C语言学习教材

    c语言学习的经典教程,全书PDF格式清晰版,是众多学习高级语言的好帮手。

    标签: 谭浩强 C语言 教材

    上传时间: 2013-07-28

    上传用户:wzr0701

  • 嵌入式C语言 很好的书

    有目录,很值得看!看了你的C语言就会上一个档次

    标签: 嵌入式 C语言

    上传时间: 2013-06-02

    上传用户:moqi

  • C语言深度解剖

    C语言深度解剖,C语言深度解剖,C语言深度解剖

    标签: C语言

    上传时间: 2013-05-24

    上传用户:liansi

  • 51单片机C语言编程手册

    51单片机C语言编程手册,51单片机C语言编程手册

    标签: 51单片机C语言 编程手册

    上传时间: 2013-05-16

    上传用户:Divine

  • 深入浅出ARM7-LPC213x214x下册C

    北京航空航天大学出版社,深入浅出ARM7--LPC213x214x下册,周立功等编著。本书全面介绍了以LPC213x/LPC214x两个系列ARM芯片为硬件平台的各种应用开发,详细分析了嵌入式实时操作系统μC/OS-II在ARM7上的移植和应用。第181-260页。

    标签: ARM 213 214 LPC

    上传时间: 2013-04-24

    上传用户:515414293

  • 你需要知道的495个C语言题

    C 语言,共有495个C语言问题,是一些在C语言应用上必须知道的问题,对于C语言学习有一定的用处

    标签: 495 C语言

    上传时间: 2013-04-24

    上传用户:ninal

  • Borland C++ builder 60

    Borland C++ Builder Compiler 是一个BC 编译器。它是用来优化BC 开发系统的工具。它包括最后版本的ANSI/ISO C++ 语言的支持,包括RTL,C++ 的STL框架结构支持

    标签: Borland builder 60

    上传时间: 2013-05-22

    上传用户:ardager

  • Dev C++0

    Dev-C++是一个Windows下的C和C++程序的集成开发环境。它使用MingW32/GCC编译器,遵循C/C++标准。开发环境包括多页面窗口、工程编辑器以及调试器等,在工程编辑器中集合了编辑器、编译器、连接程序和执行程序,提供高亮度语法显示的,以减少编辑错误

    标签: Dev

    上传时间: 2013-07-31

    上传用户:3233

  • FPGA可配置端口电路的设计

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口 电路

    上传时间: 2013-06-03

    上传用户:aa54