虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ldpc译码

  • 基于FPGA的曼彻斯特编译码电路设计

    一种基于FPGA的曼彻斯特编译码电路设计

    标签: FPGA 曼彻斯特 编译码 电路设计

    上传时间: 2013-11-14

    上传用户:geshaowei

  • 基于FPGA的RS码译码器的设计

    介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。

    标签: FPGA RS码 译码器

    上传时间: 2013-10-17

    上传用户:cc1915

  • LTE标准下Turbo码编译码器的集成设计

    针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。

    标签: Turbo LTE 标准 编译码器

    上传时间: 2013-10-28

    上传用户:d815185728

  • LDPC码理论分析及仿真研究

    LDPC码理论分析及仿真研究

    标签: LDPC 仿真研究

    上传时间: 2013-10-13

    上传用户:松毓336

  • 通信系统中Viterbi译码的Matlab仿真与实现

    文中提出的卷积码译码Matlab仿真方案,旨在用Viterbi译码实现对卷积码译码的功能。仿真结果表明,维特比是一种良好的译码方式。

    标签: Viterbi Matlab 通信系统 译码

    上传时间: 2013-11-16

    上传用户:gai928943

  • BCDa译码数码管显示数字

    BCDa译码数码管显示数字

    标签: BCDa 译码 数码管显示 数字

    上传时间: 2013-11-19

    上传用户:410805624

  • 基于FPGA的曼彻斯特编译码电路设计

    一种基于FPGA的曼彻斯特编译码电路设计

    标签: FPGA 曼彻斯特 编译码 电路设计

    上传时间: 2013-11-18

    上传用户:洛木卓

  • 基于FPGA的RS码译码器的设计

    介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。

    标签: FPGA RS码 译码器

    上传时间: 2013-12-13

    上传用户:yzhl1988

  • LTE标准下Turbo码编译码器的集成设计

    针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。

    标签: Turbo LTE 标准 编译码器

    上传时间: 2013-10-08

    上传用户:回电话#

  • 通信中LDPC编码的源程序

    通信中LDPC编码的源程序

    标签: LDPC 通信 编码 源程序

    上传时间: 2014-02-28

    上传用户:Pzj