虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ip核

ip核就是知识产权核或知识产权模块的意思,在EDA技术开发中具有十分重要的地位。美国著名的Dataquest咨询公司将半导体产业的IP定义为“用于ASIC或FPGA中的预先设计好的电路功能模块”。IP主要分为软IP、固IP和硬IP。软IP是用Verilog/VHDL等硬件描述语言描述的功能块,但是并不涉及用什么具体电路元件实现这些功能。固IP是完成了综合的功能块。硬IP提供设计的最终阶段产品——掩膜。[1]
  • PCI桥接IP Core的VeriIog HDL实现

    PCI总线是目前最为流行的一种局部性总线 通过对PCI总线一些典型功能的分析以及时序的阐述,利用VetilogHDL设计了一个将非PCI功能设备转接到PC1总线上的IP Core 同时,通过在ModeISim SE PLUS 6.0 上运行测试程序模块,得到了理想的仿真数据波形,从软件上证明了功能的实现。

    标签: VeriIog Core PCI HDL

    上传时间: 2014-12-30

    上传用户:himbly

  • 基于AXI总线的MicroBlaze双核SoPC系统设计

    目的是利用嵌入在Xilinx FPGA中的MicroBlaze核实现基于AXI总线的双核嵌入式系统设计以及共享实现LED灯的时控.

    标签: MicroBlaze SoPC AXI 总线

    上传时间: 2014-12-30

    上传用户:stewart·

  • 基于EFI和双核处理器的加密文件系统研究

    通过对EFI技术研究,结合目前使用的双核处理器设计了一种安全性更高的加密文件系统。该系统将加解密操作转移到同操作系统隔离的EFI系统中,由设计的EFI Agent完成,满足系统安全性需要。

    标签: EFI 双核处理器 加密 文件系统

    上传时间: 2014-12-30

    上传用户:moshushi0009

  • UJA1079TW-LIN核的系统基础芯片简介

    1.1 概述恩智浦半导体推出其第二代车载网络LIN核的系统基础芯片(SBC)UJA1079TW产品,实现了性能、功耗以及电子控制单元(ECU)成本的优化,惠及车身控制模块、车内温度控制、座椅控制、电动助力转向(EPS)、自适应照明、雨量/光强传感器、泊车辅助及传输模块等广泛的车载应用。UJA1079TW支持车载网络互联应用,这些应用通过使用LIN作为本地总线来控制电源和传感器设备。

    标签: TW-LIN 1079 UJA

    上传时间: 2013-10-12

    上传用户:chongchongsunnan

  • UJA1076TW CAN核的系统基础芯片简介

    恩智浦半导体推出其第二代车载网络CAN核的系统基础芯片(SBC)UJA1076TW产品,实现了性能、功耗以及电子控制单元(ECU)成本的优化,惠及车身控制模块、车内温度控制、座椅控制、电动助力转向(EPS)、自适应照明、雨量/光强传感器、泊车辅助及传输模块等广泛的车载应用。UJA1076TW支持车载网络互联应用,这些应用通过使用高速CAN作为主网络接口来控制电源和传感器设备。UJA1076TW SBC产品集成以下功能器件:

    标签: 1076 UJA CAN TW

    上传时间: 2014-01-14

    上传用户:2467478207

  • 基于核的MMKP问题算法研究

      多维多选择背包问题(MMKP)是0-1背包问题的延伸,背包核已经被用来设计解决背包问题的高效算法。目的是研究如何获得一种背包核,并以此高效处理多维多选择背包问题。首先给出了一种方法确定MMKP的核,然后阐述了利用核精确解决MMKP问题的B&B算法,列出了具体的算法步骤。在分析了算法的存储复杂度后,将算法在各种实例上的运行效果与目前解决MMKP问题的常用算法的运行效果进行了比较,发现本文的算法性能优于以往任何算法。

    标签: MMKP 算法研究

    上传时间: 2013-11-20

    上传用户:wangw7689

  • 7.4 基于IP CORE的BLOCK RAM设计修改稿

    7.4 基于IP CORE的BLOCK RAM设计修改稿。

    标签: BLOCK CORE 7.4 RAM

    上传时间: 2013-11-07

    上传用户:sammi

  • 基于FPGA的钢丝绳漏磁无损检测系统设计

    提出一种以现场可编程门阵列(FPGA)为硬件核心的钢丝绳漏磁无损检测系统设计方案,设计了外围电路并对嵌入式IP软核进行了配置,利用C语言和VHDL硬件描述语言编写了检测系统软件程序。实验表明该系统具有功耗低、运算能力强、精度高、便于携带等优点。

    标签: FPGA 漏磁 无损检测 系统设计

    上传时间: 2015-01-01

    上传用户:pans0ul

  • 自学ZedBoard:使用IP通过ARM PS访问FPGA(源代码)

      这一节的目的是使用XPS为ARM PS 处理系统 添加额外的IP。从IP Catalog 标签添加GPIO,并与ZedBoard板子上的8个LED灯相连。当系统建立完后,产生bitstream,并对外设进行测试。本资料为源代码,原文设计过程详见:【 玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访问FPGA?】   硬件平台:Digilent ZedBoard   开发环境:Windows XP 32 bit   软件: XPS 14.2 +SDK 14.2

    标签: ZedBoard FPGA ARM 访问

    上传时间: 2013-11-06

    上传用户:yuchunhai1990

  • ISE_ip核创建教程及DDR3_ip核使用注意事项

    ISE_ip核创建教程及DDR3_ip核使用注意事项

    标签: ISE_IP DDR ip 教程

    上传时间: 2015-01-01

    上传用户:wangyi39