MPLABX IDE是可以运行在PC(Windows、Mac OS和Linux)上的软件程序,用于开发Microchip单片机和数字信号控制器的应用。由于它提供了一个统一的集成“环境”来支持嵌入式单片机的代码开发,因此称为集成开发环境(IDE)。
标签: 半导体激光器
上传时间: 2013-04-15
上传用户:eeworm
C8051f020是基于51核的业界8位单片机最高速的,指令执行速度25MIPS。这个程序包是新华龙公司提供的,需要购买900元的开发系统才会赠送此文件包,先上传。可以用keil软件打开或者去www.xhl.com.cn下载IDE软件打开工程ps---c文件直接用记事本就ok啦^_^,里面有温度传感,步进电机等等源代码,方面移植!^_^-
标签: 171544C8051F020 应用程序
上传时间: 2013-04-24
上传用户:aa54
4*4键盘扫描程序,基于80C51,的KEIL IDE 7.10
上传时间: 2013-06-09
上传用户:wmwai1314
本文首先分析了双电源自动转换器的现状和发展趋势,然后具体阐述了所设计的双电源自动转换装置的硬件、软件系统的原理与设计方法,最后对双电源自动转换器的抗干扰性进行了研究,给出了一些可行的软硬件抗干扰措施,为整个系统的可靠稳定工作提供了保障。 双电源自动转换器(ATSE)是一种广泛应用于工矿企业、交通、医院等重要部门以提高供电可靠性的装置。现代双电源自动转换器是以CPU 为核心单元,具有自动检测自身故障、自动测量、自动控制、与远方控制中心通信等功能的智能电器。随着我国工业的发展、自动化程度的普及、人类生活质量的不断改善,人们对电源可靠性的要求越来越迫切,由此双电源转换器的重要性日益提高。 本文选取了微控制器(PIC18F458)、软件开发工具(MPLAB C18)和性能可靠、抗干扰性强的硬件器件,设计了满足转换系统功能要求的硬件电路,其中主要包括系统单元电路、信号检测处理电路、输出控制电路以及人机交互的硬件电路。利用C 语言和汇编语言编制了控制软件,并且采用了模块化的设计方法,主要功能模块包括:频率检测模块,电压检测模块,按键检测模块,显示模块,通信模块等。 借助MPLAB-IDE 集成开发环境软件包来进行编程、离线仿真,与在线调试器配合使用进行在线调试、编程及程序下载。这使得该装置的设计开发变得更容易。
上传时间: 2013-04-24
上传用户:zsjinju
随着现代化工业生产的不断发展,更高的调速精度、更大的调速范围和更快的响应速度成为永磁同步电机调速系统的迫切要求,数字化控制系统正代表着这一发展方向。高性能数字信号处理器(控制器)的出现、电机控制理论以及电力电子器件的发展都为数字化控制的实现创造了条件。本文采用Microchip公司专用于电机控制的dsPIC30F3011型数字信号控制器(DSC)为核心,开发了用于电梯门机控制的数字化永磁同步电机矢量控制系统,并在硬件实验平台上获得了验证。 本文首先在永磁同步电机数学模型的分析基础上,深入的研究了永磁同步电机的矢量控制的原理和常用控制策略。接着,经过比较各种矢量控制策略的优缺点,确定了i<,d>=0的控制策略和空间矢量脉宽调制(SVPWM)的电压调制方法。文中对空间矢量脉宽调制(SVPWM)的原理及实现方法进行了详细的阐述,并在此基础上提出利用查表实现SVPWM控制的算法。然后,论文详细论述了控制电路各部分及外围辅助电路的设计和调试。软件开发均在Microchip的MPLAB IDE集成开发环境下完成,软件采用C语言编写,实现了带位置传感器的速度闭环和位置闭环矢量控制,并给出了系统主程序及定时中断服务程序的流程图。永磁同步电机矢量控制的主要控制策略如转子初始位置检测、速度采样计算及PI调节、SVPWM查表实现方法等都在定时中断服务程序中完成。最后在硬件平台上,对软件进行系统调试,试验表明本矢量控制系统能够有效满足电梯门机的控制需求,从而证明了系统设计的可行性。 在论文的最后,对全文的工作做了总结,并提出了系统需要进一步完善的地方。
上传时间: 2013-06-27
上传用户:HGH77P99
ccs3.3版本中文版使用说明书,本书主要介绍CCS 开发环境的使用。适合于从事TI DSP开发的工程技术人员以及高校的学生参考。
标签: Code_Composer_Studio CCS IDE
上传时间: 2013-07-02
上传用户:dongqiangqiang
随着电子技术的不断发展和进步,嵌入式系统也越来越广泛的渗入到人类生活的方方面面。我们生活中常用的手机、数码相机、掌上电脑、便携式扫描仪等等都应用到了嵌入式系统。 论文首先介绍了嵌入式系统,包括嵌入式系统的构成、特点、发展趋势以及FPGA在嵌入式中的应用等,指明嵌入式系统设计一般可分为硬件设计和软件设计两部分。 硬件设计部分,首先介绍了FPGA的相关知识,包括FPGA构成、特性、开发工具、开发流程等,并对论文中选用的Altera公司的CyclonⅡ器件做了详细的介绍。利用SOPC Builder、NiosⅡ等工具设计创建了NiosⅡ CPU内核,添加以太网、Flash、PIO以及VGA接口等模块,生成了一个Nios CPU内核,完成硬件设计。 软件设计部分,研究了嵌入式操作系统的发展、种类、特点等,简单介绍了几种代表性的嵌入式操作系统。选择嵌入式操作系统时,综合考虑了内核、可移植性、可裁剪性、外挂模块、成本、服务等各种因素,最终选用μCLinux操作系统。详细介绍了μCLinux的特点、基本架构、代码结构等。利用NiosⅡIDE为宿主机建立Linux开发环境。在IDE里配置Linux内核和文件系统,编译后上载到做好的硬件平台上。启动μCLinux后将一个C语言编写的九宫格求解程序下载到开发板中运行,检验运行结果,验证嵌入式系统的正确性。 论文所做的只是嵌入式系统的一个应用实例。实际应用过程中,用户可以根据自己的实际需要对软硬件进行修改,以实现不同的功能。
上传时间: 2013-07-19
上传用户:zhuoying119
高速大容量数据采集存储技术在通信、航天、气象、雷达等多个领域中拥有着广泛应用。各领域科技与信息技术不断发展,对数据的采集和传输速率要求越来越高,对数据存储的速度和容量要求也越来越高。高速数据存储主要包括存储介质选取、存储器控制、数据存储和总线应用等,如何实时、高速、连续大量地采集存储数据是一个关键性问题。 本文设计了一种基于FPGA控制的高速数据采集存储系统。该系统选用符合ATA-6规范的IDE硬盘作为数据存储介质,采用RAID0配置的磁盘阵列形式,并配合板载的128MB内存实现对数据的高速大容量稳定存储。 该磁盘阵列同时管理五个IDE硬盘,平均数据流达到250MB/s,峰值传输速率达到500MB/s,也可以扩展更多硬盘构成大容量的磁盘阵列。系统采用PCI-9054桥芯片与计算机连接,可同时存储四路AD数据,可以通过人机交互界面实时监控数据采集情况,在计算机上实现整个磁盘阵列的实时控制。
上传时间: 2013-06-14
上传用户:2404
在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。
上传时间: 2013-08-03
上传用户:gdgzhym
本文将电路接口技术与硬件可编程技术相结合,提出了用可编程芯片来控制IDE硬盘进行高速数据记录,能够满足机载数据记录设备重量轻、容量大、速度快的要求。 论文对硬盘ATA接口标准进行了研究,对VHDL语言、现场可编程门阵列器件(FPGA)实现硬件电路的原理和方法进行了深入分析,在此基础上完成了基于FPGA的数据记录控制器的设计。文中选择了具有低功耗、低成本、高性能的FPGA芯片(型号为CycloneEP1C3T144C8),将各功能模块级联成系统在该芯片上完成了控制器系统级的设计与仿真验证,验证结果表明了用FPGA实现高速数据记录控制器的可行性。所设计的VHDL代码经QuartusⅡ综合、布局布线、管脚分配后,在FPGA内部可以达到104.46Mhz的电路工作速度,FPGA与硬盘之间采用ATA接口的UltraDMA模式2传输方式,可以达到33.3MByte/s的突发数据传输率。文中对所用到的FPGA设计技术给予了详细说明,对各功能模块的设计给予了详细阐述,对关键设计给出了VHDL源代码,还讨论了FPGA设计中时序约束的作用,给出了本文所做时序约束的方法。 本文中所论述的工作对以后机载数据记录系统的设计具有重要的铺垫作用。文中在总结所做工作的同时,还对下一步工作提出了有益的建议。
上传时间: 2013-08-05
上传用户:hanli8870