EP4CE10F17C8 mini FPGA开发板PDF原理图+原理图库PCB封装库+器件技术手册资料"74HC595.pdfAD9280.pdfAD9708.pdfAP3216C.pdfdht11-v1_3说明书(详细版).pdfDS18B20.pdfDVI V1.0.pdfHDMI Specification 13a.pdfHS0038B.pdfLAN8720A.pdfm24c64-r.pdfM25P16 datasheet.pdfMAX3232CSE.PDFmax3483-max3491.pdfPart1_Physical_Layer_Simplified_Specification_Ver7.10.pdfPCF8563.pdfPCF8591.pdfThumbs.dbug_altddio.pdfVESA VGA时序标准.pdfw25q16_datasheet.pdfw9825g6kh_a04.pdfwm8978.pdfxapp495_S6TMDS_Video_Interface.pdfpcb封装库:Component Count : 37Component Name-----------------------------------------------32153225AP3216CBUZZERC0603CAP100CR1220D1206DO214EC6P3F0805FBGA256FJ3661HDR102L2520LED0603R0603R0805SIP3-2P54SIP4-2P54SIP6-2P54SOD323SOD523SOIC8-208SOIC16SOP8SOT23SOT23_S6SOT23-6SW_3_2X4_2TFCARDTSOP54TSOT-23-5TSSOP16WF_PADXTAL_SMDXTAL-DIP
上传时间: 2021-12-04
上传用户:d1997wayne
The PC1099N from Pixelplus is a CMOS Image Sensor with Mega Pixels 0.3 MP, VGA, Supply Voltage Analog: 3.3 V, HVDD: 3.3 V, CVDD: 3.3 V, Frame Rate 50 to 60 fps, Dynamic Range 63.2 db, SNR 45.3 db. More details for PC1099N can be seen below.
标签: pc1099n
上传时间: 2021-12-12
上传用户:qingfengchizhu
Single chip TFT-LCD Controller/Driver with On-chip Frame Memory (FM) Display Resolution: 240*RGB (H) *320(V) Frame Memory Size: 240 x 320 x 18-bit = 1,382,400 bits LCD Driver Output Circuits- Source Outputs: 240 RGB Channels- Gate Outputs: 320 Channels- Common Electrode Output Display Colors (Color Mode)- Full Color: 262K, RGB=(666) max., Idle Mode Off- Color Reduce: 8-color, RGB=(111), Idle Mode On Programmable Pixel Color Format (Color Depth) for Various Display Data input Format- 12-bit/pixel: RGB=(444)- 16-bit/pixel: RGB=(565)- 18-bit/pixel: RGB=(666) MCU Interface- Parallel 8080-series MCU Interface (8-bit, 9-bit, 16-bit & 18-bit)- 6/16/18 RGB Interface(VSYNC, HSYNC, DOTCLK, ENABLE, db[17:0])- Serial Peripheral Interface(SPI Interface)- VSYNC Interface
上传时间: 2022-03-04
上传用户:
二极管-整流桥封装Altium Designer AD PCB封装库2D3D元件库文件PCB Library : 二极管-整流桥.PcbLibDate : 2020/12/29Time : 14:46:42Component Count : 48Component Name-----------------------------------------------ABSbr3BR8dbdbSDFN-2DO-15DO-15LDO-15LVDO-15VDO-27DO-27VDO-35DO-35VDO-41DO-41GDO-41GVDO-41VDO-201ADDO-201ADVDO-213AADO-213ABDO-218ABGBPGBUKBLKBPKBUMBFMBMMBSMELF (LL41)MINI_MELF (LL34)R-1R-3R-6RB-15RB-20SMASMBSMCSOD-123SOD-123FSOD-323SOD-523SOD-723SOD-923WOM
标签: 二极管 altium designer
上传时间: 2022-03-12
上传用户:fliang
【作 者】(美)霍华德·约翰逊(Howard Johnson),(美)Martin Graham著;沈立等译本教材结合了数字和模拟电路理论,对高速数字电路系统设计中的信号完整性和EMC方面的问题进行了讨论和研究。书中详细讨论了涉及信号完整性方面的传输线、时钟偏移和抖动、端接、过孔等问题。第1章 基础知识 18 1.1 频率与时间 18 1.2 时间与距离 21 1.3 集总与分布系统 22 1.4 关于3 db和RMS频率的解释 24 1.5 4种类型的电抗 25 1.6 普通电容 26 1.7 普通电感 31 1.8 估算衰减时间的更好方法 35 1.9 互容 37 1.10 互感 40第2章 逻辑门电路的高速特性 47 2.1 一种年代久远的数字技术的发展历史 47 2.2 功率 31 2.3 速度 66 2.4 封装 71第3章 测量技术 84第4章 传输线 123第5章 地平面和叠层 169第6章 端接 195第7章 通孔 214第8章 电源系统 225第9章 连接器 249第10章 扁平电缆 271第11章 时钟分配 285第12章 时钟振荡器 304
标签: 高速数字设计
上传时间: 2022-04-16
上传用户:wangshoupeng199
SI4463收发器性能如下:频率范围= 119-1050 MHz接收灵敏度= -126 dbm调制(G)FSK,4(G)FSK,(G)MSK OOK最大输出功率+20 dbm(Si4464 / 63)低有功功耗10/13 mA RX18 mA TX + 10 dbm(Si4460)超低功耗模式30 nA关机,50 nA待机数据速率= 100 bps至1 Mbps快速的唤醒和跳跃时间电源= 1.8至3.6 V优异的选择性能60 db相邻通道1 MHz时75 db阻塞天线分集和T / R开关控制高可配置的数据包处理程序TX和RX 64字节FIFO自动频率控制(AFC)自动增益控制(AGC)低BOM低电量检测器温度感应器20引脚QFN封装IEEE 802.15.4g兼容
上传时间: 2022-06-19
上传用户:
本文主要是基于氮化锌(GaN)器件射频功率放大电路的设计,在s波段频率范围内,应用CREE公司的氮化稼(GaN)高电子迁移速率品体管(CGH40010和CGH40045)进行的宽带功率放大电路设计.主要工作有以下几个方面:首先,设计功放匹配电路。在2.7GHz~3.5GHz频带范围内,对中间级和末级功放晶体管进行稳定性分析并设置其静态工作点,继而进行宽带阻抗匹配电路的设计。本文采用双分支平衡渐变线拓扑电路结构,使用ADS软件对其进行仿真优化,设计出满足指标要求的匹配电路。具体指标如下:通带宽度为800MHz,在通带范围内的增益db(S(2,1)>)10db、驻波比VSWR1<2.VSWR2<2,3db输出功率压缩点分别大于40dbm46dbm,效率大于40%.其次,设计功放偏置电源电路。电路要求是负电压控制正电压并带有过流保护功能,借助Orcad模拟电路仿真软件,设计出满足要求的电源电路。最后,分别运用AutoCAD和Altium Designer Summer 08制图软件,绘制了功率放大电路和偏置电源电路的印制电路板,并通过对硬件电路的调试,最终使得整体电路满足了设计性能的要求。
上传时间: 2022-06-20
上传用户:
摘 要:该文提出了一种新型双声道音频Σ - Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1 级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道的同步。设计在TSMC 0.18 μm 1.8 V/3.3 V 1P5M CMOS 工艺上实现,测试信噪比为106 db,数字部分芯片的面积仅为0.198 mm2,功耗为0.65 mW。这种设计方法降低了Σ - Δ DAC系统中数字部分的面积和功耗,给模拟部分留有较大的设计裕量,这对模数混合系统的设计具有重要的意义。
标签: 插值滤波器
上传时间: 2022-07-04
上传用户:kent
第一章Allegro的用户界面本章的主要内容介绍Cadence公司的Allegro印刷电路板布线系统软件的用户界面,通过本章学习可以对Allegro的工作界面有了大致的了解,同时也能体现出Allegro PCB Editor的强大功能。Pad Designer的作用是建立和修改Pad,具体会在下面章节中讲到。db doctor的作用有三个:1.板子Data-base的检查;2.板子Data-base的修复;3.更新板子上的DRC;PADS Translator的作用是把PADS格式的PCB板直接读进Allegro中。PCB Editor to SPECCTRA的作用是把Allegro中的设计数据自动传递到SPECCTRA自动布线器中。支持的文件为:brd.mcm.mdd psm.dra pad and.sav database
标签: cadence allegro
上传时间: 2022-07-18
上传用户:
DSUB连接器的PCB封装库,包含常见的db-15,db9封装,Altium Designer格式。
标签: dsub 连接器 pcb封装 Altium Designer
上传时间: 2022-07-19
上传用户:zhaiyawei