cyclone III
共 656 篇文章
cyclone III 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 656 篇文章,持续更新中。
H264AVC的CAVLC编码算法研究及FPGA实现
H.264/AVC是国际电信联盟与国际标准化组织/国际电工委员会联合推出的活动图像编码标准,简称H.264。作为最新的国际视频编码标准,H.264/AVC与MPEG-4、H.263等视频编码标准相比,性能有了很大的提高,并已在流媒体、数字电视、电话会议、视频存储等诸多领域得到广泛的应用。 本论文的研究课题是基于H.264/AVC视频编码标准的CAVLC(Context-based Adaptive
16bit音频过采样DAC的FPGA设计实现
基于∑-△噪声整形技术和过采样技术的数模转换器(DAC)可以可靠地把数字信号转换成为高精度的模拟信号。采用这一结构进行数模转换具有诸多优点,例如极低的失配噪声和高的可靠性,便于作为IP模块嵌入到其他芯片系统中等,更重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量、音频转换、汽车电子等领域有着广泛的应用价值。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难
基于FPGA和PCI总线的WCDMA信号采集卡的研制
本论文利用FPGA可编程逻辑器件和硬件描述语言Verilog,采用自顶向下的设计方法,开发了一款基于PCI总线的高速数据采集卡。本数据采集系统中,采用PLX公司生产的PLX9080作为PCI总线接口芯片。用4片每片容量为8MB的SDRAM作为数据采集的前端和PCI总线的数据缓冲。用ALTERA公司生产的Cyclone系列FPGA实现PCI接口芯片PLX9080的时序逻辑、对数据采集通道的前端控
RS编译码的FPGA实现
RS(Reed-Solomon)码是差错控制领域中一类重要的线性分组码,由于其出众的纠错能力,被广泛地应用于各种差错控制系统中,以满足对数据传输通道可靠性的要求。 本文主要研究RS码的编译码方法以及基于FPGA(Field Programmable Gate Array)的RS码的实现方法。对所设计的编码译码器的主要性能指标进行了仿真及实际功能测试,并给出了时序仿真波形图和实际测试的结果。最后对于
基于FPGA的水下远程遥控解码电路的设计与研究
随着计算机和集成电路技术的不断发展,基于EDA技术的芯片设计正在成为电子系统设计的主流.现场可编程门阵列(FPGA)作为一种可编程专用集成电路(ASIC)已经广泛应用于计算机、通信、航空航天等各个领域.一般来讲,FPGA多用于高速通信和高速信号处理领域,以发挥其处理速度快的特点,本文将其应用于一低速低功耗系统——某水下远程遥控接收系统,主要用其在频域来实现水下远程遥控的解码,取得了令人满意的效果.
FPGA在神经网络盲均衡算法中的应用与研究
在现代数字通信系统中,由于信道衰落、多径传播等因素的存在,信道产生严重畸变,系统性能也随之降低。盲均衡技术可以抑制码间干扰,改善系统特性,提高通信质量。但在高速数据传输环境中,完全的线性信道是不存在的,这就使得针对线性信道处理的算法失效。而神经网络中的神经元具有简单的非线性输入输出关系,因此将神经网络与盲均衡技术相结合是目前通信信号处理领域的新兴研究课题。 随着集成电路技术的迅速发展、可编程逻辑器
CYCLONE C64x图像处理、CYCLONE C6205 PCI-LVDS高速数据传输和CYCLONE LF2407电机控制解决方案
本文介绍了北京A风中天科技发展有限公司开发提供的CYCLONE C64x图像处理、CYCLONE C6205 PCI-LVDS高速数据传输和CYCLONE LF2407电机控制解决方案,以及TI全系歹
FPGA在雷达信号处理中的设计与应用
本文首先介绍了利用FPGA设计数字电路系统的流程和雷达数字信号处理的主要内容。 在第二章中主要阐述了FIR数字滤波器的窗函数设计方法,并应用FIR滤波器设计数字动目标显示和数字动目标检测系统;脉冲压缩处理是现代雷达信号处理的一个重要组成部分,线性调频信号和二相巴克码的脉冲压缩处理方法在第三章做了重点描述。 Cyclone系列芯片是高性价比,基于1.5V、0.13um采用铜制层的SRAM工艺
UWB中Viterbi译码器的FPGA设计与实现
超宽带(UwB)是一种采用ns级脉冲信号宽度、占用GHz级信号频谱、发送功率极低、适用于短距离的无线通信技术.以高分辨率、高截获率、信息含量大和能探测隐蔽目标等优点而成为无线通信领域研究和开发的一个热点.由于超宽带信号发射功率低、信息含量大,容易受到各种干扰,因此降低数据传输的误码率,提高通信的抗干扰能力是一个关键问题,通常采用信道编码来提高通信系统信息传输的可靠性.UWB系统采用IEEE 802
JPEG2000中算术编码的FPGA实现
JPEG2000是联合图像专家组于2000年12月制定的新一代静止图像压缩标准.相对于JPEG标准,熵编码部分采用了基于上下文的自适应二进制算术编码,其压缩性能要优于JPEG.本文研究了算术编码的原理,完成了JPEG2000中算术编码的C语言实现,以及电路设计并在FPGA上进行了验证. 首先,本文研究了算术编码的基本原理.分析了JPEG2000中的算术编码算法的关键技术,主要包括自适应概率估计,有
SUPREM-III进行集成电路氧化—扩散工艺模拟
随着集成电路工艺的不断发展,工艺模拟软件功能也在不断的改善,本文以氧化扩散工艺为例,并在计算机上采用SUPREM-III 完成氧化扩散初始条件的编辑以及工艺模拟,并对模拟结果进行分析比较。从而对氧化、
基于ARM的弹载组合导航计算机系统的设计与研究
弹载导航计算机是导弹制导与控制系统的核心装置,其性能的好坏,直接关系到精确制导导弹的精度和杀伤目标的概率。随着导航技术向着多传感器、多信息融合的方向发展,弹载导航计算机也向着小型化、高性能、高可靠性的方向发展。 基于ARM的嵌入式系统以其自身资源丰富、体积小、功耗低、价格低廉等优点,在导弹制导和控制系统应用领域可以表现出良好的应用条件和前景。MIMU/GPS组合导航系统克服了MIMU导航系统的误差
High-Speed Differential Signaling in Cyclone Devices
<P>High-Speed Differential Signaling in Cyclone Devices</P>
<P>From high-speed backplane applicatio
基于FPGA 小波的数字信号成形
本文首先回顾了基于小波分析理论的基带波形成形理论,提出了基于FPGA 的实现结<BR>构。采用Altera 的Cyclone (EP1C12Q240C6)进行实现。利用Quartus5.0 和进行结构
TD-SCDMA/GSM(GPRS)双模双待机数字移动通信终端测试方法 YDC 064-2007
前言...... III<BR>1 范围...... 1<BR>2 规范性引用文件..... 1<BR>3 定义和缩略语 1<BR>3.1 定义..... 1<BR>3.1.1 双卡槽. 1<BR>3
在无FLASH的CYCLONE板上跑NIOS方法
<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt">很多网友在学习NIOS时搞不定Target board,所以下载程序出问题,很打
Cyclone系列器件的热阻
Tables 1 through 6 in this data sheet provide θJA (junction-to-ambient<BR>thermal resistance) and θJ
ucos iii文档+应用库末班
ucos_iii应用文档和应用库,以及IAR写好的模板、实例。ucos_iii的实时性较ucosii有了很大提高基本去掉了关中断操作。
ARM9基础实验教程
- vii -
8.1.1 实验目的 315
8.1.2 实验设备 315
8.1.3 实验内容 315
8.1.4 实验原理 315
8.1.5 实验操作步骤 318
8.1.6 实验参考程序 319
8.1.7 练习题 321- vi -
6.4 USB 接口实验 266
6.4.1 实验目的 266
6.4.2 实验设备 267
6.4.3
niosII_cyclone_1c20.rar
nios 的开发程序,主要是针对LCD 的多口设计金额初始化