CRC HDL是循环冗余校验算法在硬件描述语言中的实现,广泛应用于数据通信与存储领域以确保信息传输的准确性。通过本页面提供的1633个精选资源,您将深入了解如何利用VHDL或Verilog高效构建可靠的CRC检查器与生成器,适用于网络协议、嵌入式系统及FPGA设计等多个场景。无论您是初学者还是经验丰富的工程师,这里都有助于提升您的技能,优化项目性能。立即探索,开启您的专业成长之旅!
crc校验源码,可供C51程序员参考,我目前测试用的32位CRC程序...
📅
👤 nanfeicui
用JAVA编写的用以在网络中进行CRC校验的小程序...
📅
👤 三人用菜
modbus的CRC源程序,单片机89S52,汇编语言代码...
📅
👤 huyiming139
本文从理论上推导出CRC 算法实现原理,给出三种分别适应不同计算机或微控制器硬件环境的C 语言程序。读者更能根据本算法原理,用不同的语言编写出独特风格更加实用的CRC 计算程序。...
📅
👤 lindor
模拟CRC循环冗余校验的C语言源程序,不是很完善...
📅
👤 tb_6877751