针对标准AHB总线对具有特定访问时序的设备数据传输效率较低的情况,提出一种新的实现方案。利用AHB总线突发传输时的组合信息,根据某种算法生成地址和控制信号,以提高慢速设备的总线访问效率。
上传时间: 2013-10-09
上传用户:lvzhr
嵌入式ARM 处理器是当今世界上最流行的嵌入式处理器,广泛应用于个人通信等嵌入式领域。基于Linux 良好的开放性和USB 总线极佳的通用性,本文通过在ARM920 T 处理器的开发板上实现嵌入式Linux 系统,并重点描述了Linux USB 设备驱动程序的实现过程。
上传时间: 2013-10-20
上传用户:qw12
介绍这一章介绍ARMTDMI-S 处理器包含以下小节 关于ARM7TDMI-S 处理器 ARM7TDMI-S 结构 ARM7TDMI-S 模块内核和功能框图 ARM7TDMI-S 指令集汇总 Rev 3a 和Rev 4 之间的差异1.1 关于ARM7TDMI-S 处理器ARM7TDMI-S 处理器是ARM 通用32 位微处理器家族的成员之一ARM 处理器具有优异的性能但功耗却很低使用门的数量也很少ARM 结构是基于精简指令集计算机(RISC)原理而设计的指令集和相关的译码机制比复杂指令集计算机要简单得多这样的简化实现了 高的指令吞吐量 出色的实时中断响应 小的高性价比的处理器宏单元
标签: arm7tdmi
上传时间: 2014-12-30
上传用户:xiaowei314
慢波结构是微波管重要的部件,它是电子注与高频场相互作用进行能量交换以实现微波振荡或放大的场所。随着对微波管性能越来越高的要求,微波管慢波结构的效率和性能要求也随之提高。文中首先分析了如何求解微波管慢波结构的高频特性,并在此基础上使用了HFSS以及CST MWS等软件对两种新型微波管慢波结构(环杆慢波结构、折叠波导慢波结构)的高频特性(色散特性、耦合阻抗)进行了初步的仿真研究,并通过对结果的分析比较了两个结构的特性。
上传时间: 2013-10-15
上传用户:258彼岸
文中基于对微处理器S3C2440A的显示控制模块和高性能视频D/A芯片ADV7120的研究,提出了一种便携式视频展示台的设计方案。本方案采用130万像素的OV9650摄像头采集实物、文档、图片或者过程的图像数据,利用S3C2440自带的LCD控制器来产生符合VGA显示要求的时序逻辑, ADV7120将数字RGB信号转换成VGA显示需要的模拟彩色信号。通过TFT-LCD扫描显示的时序与VGA扫描显示时序的匹配来驱动VGA显示。测试结果表明,方案切实可行,达到正常显示色彩信息的要求。
上传时间: 2013-10-24
上传用户:123454
针对数据采集与处理系统的应用需求,设计了嵌入Linux的ARM9处理器LPC3250与16位AD采样芯片MAX1303的硬件接口和驱动程序。首先,描述了LPC3250和MAX1303的性能、特点以及硬件接口电路设计方案。然后,在硬件平台的基础上,详细地阐述了嵌入式Linux下MAX1303驱动程序的组成模块和具体实现方法,并给出了部分源代码以及对设备驱动的测试方法。测试结果表明,系统工作正常、稳定,采样结果正确,具有实际工程应用价值。
上传时间: 2013-11-21
上传用户:nostopper
设计了一套集音视频采集、环境数据采集于一体的机场导航站综合监控系统的前端采集装置。采用ARM处理器S3C2410和GO7007SB芯片设计了嵌入式音视频压缩主板,可将音视频数据采集、压缩、打包为MPEG4码流后,通过以太网上传到监控中心管理软件。环境采集卡采集的数据可以通过音视频采集主板实现透明传输,采用GM8125实现串口扩展后可接入5条RS485总线,同时采集上百个底层监测设备,具有较强灵活性和负载能力。
上传时间: 2013-10-26
上传用户:海陆空653
介绍一种应用于实际工业生产现场中的大型LED显示系统的设计和研制。该系统采用高性能32位ARM微处理器为其控制核心,并由其实现LED显示屏刷新及动态显示效果的控制。系统通过RS485协议与现场总线进行数据通信,LED显示屏的行、列驱动信号分别由ARM处理器的2个SPI口输出。该系统具有硬件结构简单、LED显示刷新速度快、系统可靠、功能强大、成本适宜等特点。本方案经过在某大型物流生产线上的长期实际运行,证明其设计是成功的。
上传时间: 2013-11-16
上传用户:zhichenglu
由于Virtex-5 器件的基础架构与以往的FPGA 器件不同,因此,要为特定设计选择合适的Virtex-5 器件并非易事。大多数情况下,设计应采用类似的阵列大小(器件数量)并且比以前的目标器件至少低一个速度级别(如从中速级别到慢速级别)。但是,这种建议对于有些情况却并不适用。本节将介绍一些会影响Virtex-5 FPGA 器件选择标准的设计风格和特征。
上传时间: 2013-11-02
上传用户:zhuyibin
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-10-13
上传用户:lml1234lml