C++程序设计(第3版), 运行环境:Win9x/NT/2000/XP/2003 ,软件大小:16.5MB
标签: 程序设计
上传时间: 2016-01-28
上传用户:qweqweqwe
这是一套优秀的中小型医院住院管理系统,它的主要特点是功能强大、设计科学、方便易用,深受用户喜爱。在XP系统运行效果好一些,初始用户名:mr密码:1
标签: 管理系统
上传时间: 2016-01-28
上传用户:qlpqlq
此压缩包中包含了UCOS-II的详细源代码,使用BORLAND C++开发环境,已经在XP、2000、NT等等操作系统中移植成功,修改其中代码就可以移植到其他CPU中去了。
上传时间: 2014-01-16
上传用户:yd19890720
linux redhat ac3 的启动grub,在装双系统之后重装xp会进不了linux,可通过该文件启动grub.
上传时间: 2016-02-03
上传用户:frank1234
在XP\2000环境实现对磁盘的绝对扇区的读写,主要包括对MBR的读写
上传时间: 2013-12-27
上传用户:wsf950131
通过对企业的报刊订阅业务进行分析、调查,报刊订阅管理系统主要实现以下功能: ①录入功能:录入订阅人员信息、报刊基本信息; ②订阅功能:订阅人员订阅报刊(并计算出其金额); ③查询功能:按人员查询、按报刊查询、按部门查询有关订阅信息,对查询结果能进行预览和打印; ④统计功能:按报刊统计、按人员统计、按部门统计,对统计结果能进行预览和打印; ⑤系统维护:如数据安全管理(含备份与恢复)、操作员管理、权限设置等; ⑥开发环境:JAVA(Eclipse + SWT Designer)、SQL SERVER 2000、Windows XP Professional
标签: 分
上传时间: 2016-02-17
上传用户:671145514
众所周知,MS Office 2003推出已经有一段时间了,但我们依然不会忘记Office XP刚刚推出时其令人耳目一新的菜单给我们留下的深刻印象。突起的悬浮式图标,不同寻常的菜单项填充方式,不仅让办公一族们赞不绝口,更让广大的程序员和编程爱好者对这种风格的菜单的制作产生了浓厚的兴趣。
标签:
上传时间: 2014-12-21
上传用户:zxc23456789
费尔个人防火墙 2.1 源程序 版权所有 (C) 费尔安全实验室 http://www.xfilt.com xstudio@xfilt.com 2002 年 12 月 22 日 =============================================================== 在使用费尔个人防火墙源程序之前,请首先阅读用户许可协议(本目录 的 License.txt 文件)。 费尔个人防火墙 2.1 源程序包括 XFILTER.EXE, XFILTER.DLL, XPACKET.VXD ( 限于95/98/ME版 ) , XAPCKET.SYS ( 限于 2000/XP 版 ) 的源程序。 此代码包中没有包含编译后的程序,要获得这些程序可以通过下载安装 包得到。安装包是免费的,使用 ZIP 兼容的压缩方式,用 ZIP 工具解 压。 重要文件/目录说明 Xfilter.dsw - VC 工作区文件,包括以下工程 - TcpIpDog\TcpIpDog.dsp - xfilter\xfilter.dsp - xpacket2k.dsp ( 限于 2000/XP 版 ) - xpacket9x.dsp ( 限于 95/98/ME 版 ) Common - 存放公用代码文件 RELEASE - 存放编译后的程序 TcpIpDog - XFILTER.DLL 的代码 XFILTER - XFILTER.EXE 的代码 xpacket2k - XPACKET.SYS 的代码 (2000/XP 版才会有此目录) xpacket9x - XPACKET.VXD 的代码 (95/98/ME 版才会有此目录)
上传时间: 2016-02-21
上传用户:franktu
Minux源码 关与操作系统学习的相当好的材料,比较小。运行环境:Windows xp\9x\nt2
上传时间: 2013-12-15
上传用户:ve3344
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
上传时间: 2016-03-14
上传用户:671145514