fpga/CPLD开发管理Digit-Serial DSP Functions
标签: Digit-Serial Functions fpga CPLD
上传时间: 2013-08-30
上传用户:lz4v4
dsp与cpld的连接原理图,华绑的哦!
上传时间: 2013-09-01
上传用户:jennyzai
dsp下载器cpld程序\r\n感兴趣的朋友可以下来
上传时间: 2013-09-02
上传用户:tedo811
The DSP Design Flow workshop provides an introduction to the advanced tools you need to design and implement DSP algorithms targeting FPGAs. This intermediate workshop in implementing DSP functions focuses on learning how to use System Generator for DSP,
标签: workshop provides Design Flow
上传时间: 2013-09-02
上传用户:joheace
JTAG programmator for DSP TI
标签: programmator JTAG DSP for
上传时间: 2013-09-09
上传用户:541657925
几张Protel的嵌入式原理图:DSP.sch,SPC3_profibus.sch,豆浆机.sch,位置控制.Sch
上传时间: 2013-09-18
上传用户:yeling1919
基于DSP的FIR线性相位滤波器的设计
上传时间: 2013-10-11
上传用户:zfyiaaa
分析了数字滤波器的原理,介绍了采用窗体函数法完成FIR数字滤波器,包括MATLAB仿真和DSP的实现方法。通过MATLAB仿真验证了所设计的滤波器具有良好的滤波功能,以TMS320F2812DSP为核心器件,用DSP控制器来实现FFT算法完成多点、实时控制。实验结果表明,该设计性能稳定、效果良好、实用性强。
上传时间: 2013-10-15
上传用户:lbbyxmoran
在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 MHz, 可满足雷达测试系统系统的要求。测试表明,该频率合成器能产生低相噪、高分辨率、高稳定度的X波段信号,具有较好的工程应用价值。
上传时间: 2013-10-21
上传用户:pkkkkp
结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活等优点,满足了实际工程应用。
上传时间: 2013-11-12
上传用户:jiwy