XAPP380 -利用CoolRunner-II CPLD创建交叉点开关
This application note provides a functional description of VHDL source code for a N x N D...
This application note provides a functional description of VHDL source code for a N x N D...
The PPC405 Virtex-4 is a wrapper around the Virtex-4PowerPC™ 405 Processor Block primitive. ...
This application note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogi...
由于Virtex-5 器件的基础架构与以往的FPGA 器件不同,因此,要为特定设计选择合适的Virtex-5 器件并非易事。大多数情况下,设计应采用类似的阵列大小(器件数量)并且...
赛灵思推出的三款全新产品系列不仅发挥了台积电28nm 高介电层金属闸 (HKMG) 高性能低功耗 (HPL) 工艺技术前所未有的功耗、性能和容量优势,而且还充分利用 FPGA...
针对Virtex-6 给出了HDL设计指南,其中,赛灵思为每个设计元素给出了四个设计方案元素,并给出了Xilinx认为是最适合你的解决方案。这4个方案包括:实例,推理,CORE Generator或者...
UG203-Virtex-5 PCB设计指南...
UG190 Virtex-5 用户指南...
东南大学综合电子实践Quartus ii课程设计报告 包含跑马灯,数字钟和交通灯设计...
The data plane of the reference design consists of a configurable multi-channel XBERT mod...