虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Verilog基本电路<b>设计指导</b>书

  • 高速低压低功耗CMOSBiCMOS运算放大器设计.rar

    近年来,以电池作为电源的微电子产品得到广泛使用,因而迫切要求采用低电源电压的模拟电路来降低功耗。目前低电压、低功耗的模拟电路设计技术正成为微电子行业研究的热点之一。 在模拟集成电路中,运算放大器是最基本的电路,所以设计低电压、低功耗的运算放大器非常必要。在实现低电压、低功耗设计的过程中,必须考虑电路的主要性能指标。由于电源电压的降低会影响电路的性能,所以只实现低压、低功耗的目标而不实现优良的性能(如高速)是不大妥当的。 论文对国内外的低电压、低功耗模拟电路的设计方法做了广泛的调查研究,分析了这些方法的工作原理和各自的优缺点,在吸收这些成果的基础上设计了一个3.3 V低功耗、高速、轨对轨的CMOS/BiCMOS运算放大器。在设计输入级时,选择了两级直接共源一共栅输入级结构;为稳定运放输出共模电压,设计了共模负反馈电路,并进行了共模回路补偿;在偏置电路设计中,电流镜负载并不采用传统的标准共源-共栅结构,而是采用适合在低压工况下的低压、宽摆幅共源-共栅结构;为了提高效率,在设计时采用了推挽共源极放大器作为输出级,输出电压摆幅基本上达到了轨对轨;并采用带有调零电阻的密勒补偿技术对运放进行频率补偿。 采用标准的上华科技CSMC 0.6μpm CMOS工艺参数,对整个运放电路进行了设计,并通过了HSPICE软件进行了仿真。结果表明,当接有5 pF负载电容和20 kΩ负载电阻时,所设计的CMOS运放的静态功耗只有9.6 mW,时延为16.8ns,开环增益、单位增益带宽和相位裕度分别达到82.78 dB,52.8 MHz和76°,而所设计的BiCMOS运放的静态功耗达到10.2 mW,时延为12.7 ns,开环增益、单位增益带宽和相位裕度分别为83.3 dB、75 MHz以及63°,各项技术指标都达到了设计要求。

    标签: CMOSBiCMOS 低压 低功耗

    上传时间: 2013-06-29

    上传用户:saharawalker

  • 数字控制的汽车头灯电子镇流器设计及启动过程研究.rar

    氙灯作为高强度气体放电灯,其较好的显色性,高光效等优点大大超过传统的卤钨灯,越来越受到市场的青睐,与其配套的电子镇流器的研制也成了热点。鉴于氙灯复杂的启动特性,与模拟控制相比,数字控制因其较大的灵活性在此控制方面显示了较大的优势。本文将以数字控制的汽车头灯电子镇流器为研究课题,对其一些关键的问题加以研究和探讨。 论文的绪论部分将首先介绍汽车头灯的发展历史,接着对汽车头灯电子镇流器存在的难点问题做简要的分析,指出目前其所处的现状,并结合汽车头灯未来发展趋势谈谈本次课题的可行性和必要性。 第二章首先给出了目前氙灯电子镇流器的基本电路结构,考虑到第一级直流升压变流电路的重要性,较详细讨论了目前具备升压功能的几个典型电路的特点。鉴于氙灯较高的点火要求,对几种典型的点火电路做了分析比较,最后讨论了控制模式及其具体的控制方式。 第三章对汽车头灯电子镇流器进行了全面的设计。依据汽车头灯电子镇流器的主要技术指标,较详细给出了主电路的设计过程,并还对其做了相应的损耗分析及效率估计。接着介绍了单级电压递升式点火电路设计,模数控制方式的原理,及控制回路中典型控制电路的设计,最后通过实际样机的制作,论证其设计的合理性。 第四章详细分析了高强度气体放电灯的启动特性,并根据金卤灯和氙灯各自启动特点及相应要求,分别提出了适合各自启动要求的控制方法。此外,在大量文献阅读的基础上,比较了当前典型的恒功率控制方案。在这个基础上,提出了基于数模混合控制的新型恒功率控制方案。最后通过实验验证了这些控制方法的可行性及正确性。

    标签: 数字控制 汽车头灯 电子镇流器

    上传时间: 2013-07-09

    上传用户:kaka

  • 基于DSP的全数字通信高频开关电源的研究与设计.rar

    随着电信业的迅猛发展,电信网络总体规模不断扩大,网络结构日益复杂先进。作为通讯支撑系统的通讯用基础电源系统,市场需求逐年增加,其动力之源的重要性也日益突出。庞大的电信网络高效、安全、有序的正常运行,对通信电源系统的品质提出了越来越严格的要求,推动了通信电源向着高效率、高频化、模块化、数字化方向发展。 本文在广泛了解通信电源的行业现状和研究热点的基础上,深入研究了开关电源的基本原理及相关技术,重点分析了开关电源功率因数技术及移相全桥软开关PWM技术的基本原理,并在这基础上设计了一款通信机房常用的48V/25A的通信电源模块,该电源模块由功率因数校正和DC/DC变换两级电路组成,采用了一些最新的技术来提高电源的性能。例如,在电路拓扑中引入软开关技术,通过采用移相全桥软开关PWM变换器实现开关管的零电压开通,减小功率器件损耗,提高电源效率;采用高性能的DSP芯片对电源实现数字PWM控制,克服了一般单芯片控制器由于运行频率有限,无法产生足够高频率和精度的PWM输出及无法完成单周期控制的缺陷;引入了智能控制技术,以模糊自适应PID控制算法取代传统的PID算法,提高了开关电源的动态性能。 整篇论文以电源设计为主线,在详细分析电路原理的基础上,进行系统的主电路参数设计、辅助电路设计、控制回路设计、仿真研究、软件实现。

    标签: DSP 全数字 通信

    上传时间: 2013-05-26

    上传用户:l254587896

  • 基于UC3854的两级有源功率因数校正电路的研究.rar

    近几十年来,由于大功率电力电子装置的广泛应用,使公用电网受到谐波电流和谐波电压的污染日益严重,功率因数低,电能利用率低。为了抑制电网的谐波,提高功率因数,人们通常采用无功补偿、有源、无源滤波器等对电网环境进行改善。近年来,功率因数校正技术作为抑制谐波电流,提高功率因数的行之有效的方法,备受人们的关注。 本文在参阅国内外大量文献的基础上,综述了近年来国内外功率因数校正的发展状况,简要分析了无源功率因数与有源功率因数的优、缺点,并详细分析了有源功率因数校正的基本原理和控制方法。在通过对主电路拓扑与控制方法的优、缺点比较后,选择BOOST变换器作为主电路拓扑,采用基于平均电流控制的UC3854控制器,设计了容量为300W的两级有源功率因数校正电路的前一级电路,计算了主电路与控制电路的元件参数。根据此参数,基于MATLAB环境下对功率因数校正前、后的电路进行了仿真,通过仿真波形的分析。最后搭建实验电路进行实验,采集实验波形,对实验结果进行分析,进-步验证了本设计参数的正确性与准确性。 本文功率因数校正电路的设计,使电路的功率因数得到了明显的改善,达到了设计要求,同时电路的总谐波畸变因数控制在了一定的范围,减少了对电网的污染。并且电路的输出电压稳定,为后一级的电路设计奠定了基础。

    标签: 3854 UC 有源功率因数

    上传时间: 2013-05-22

    上传用户:源码3

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720

  • 基于FPGA的DDS信号源设计.rar

    作为电子类专业学生,实验是提高学生对所学知识的印象以及发现问题和解决问题的能力,增加学生动手能力的必须环节。本设计的目的就是开发一套满足学生实验需求的信号源,基于此目的本信号源并不需要突出的性能,但经济上要求低成本,同时要求操作简单,能够输出多种波形,并且利于学生在此平台上认识信号源原理,同时方便在此平台上进行拓展开发。 设计中运用虚拟仪器技术将计算机屏幕作为仪器面板,采用EPP接口,同时在FPGA上开发控制电路,为后续开发留下了空间,同时节省了成本。本设计采用地址线16位,数据线12位的静态RAM作为信号源的波形存储器,后端采用两种滤波类型对需要滤波的信号进行滤波。启动信号时软件需要先将波形数据预存在存储器中便于调用,最后得到的结果基本满足教学实验的需求。 本文结构上首先介绍了直接采用DDS芯片制作信号源的利弊,及作者采用这种设计的初衷,然后介绍了信号源的整体结构,总体模块。以下章节首先介绍FPGA内部设计,包括总体结构和几大部分模块,包括:时钟产生电路,相位累加器,数据输入控制电路,滤波器控制电路,信号源启动控制电路。 然后介绍了其他模块的设计,包括存储器选择,幅度控制电路的设计以及滤波器电路的设计,本设计的幅度控制采用两级DA级联,以及后端电阻分压网络调节的方式进行设计,提高了幅度调节的范围。对于滤波器的设计,依据不同的信号频率,分成了4个部分,对于500K以下的信号采用的是二阶巴特沃斯有源低通滤波,对于500K以上至5M以下信号采用的五阶RC低通滤波器。 在软件设计部分,分成两个部分,对于底层驱动程序采用以Labwindows/CVI为平台进行开发,利用其编译和执行速度快,并且和LabVIEW能够很好连接的特性。对于上层控制软件,采用以LabVIEW为平台进行开发,充分利用其图化设计,易于扩展。 论文最后对所做工作进行了总结,提出了进一步改进的方向。

    标签: FPGA DDS 信号源

    上传时间: 2013-04-24

    上传用户:afeiafei309

  • MP3音频解码器的FPGA原型芯片设计与实现.rar

    MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,实现FPGA原型芯片,研究MP3原型芯片的验证方法。 论文的主要贡献如下: (1)使用算法融合方法合并MP3解码过程的相关步骤,以减少缓冲区存储单元的容量和访存次数。如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。 (2)反量化、立体声处理等模块中,采用流水线设计技术,设置寄存器把较长的组合逻辑路径隔开,提高了电路的性能和可靠性;使用连续访问公共缓存技术,合理规划各计算子模块的工作时序,将数据计算的时间隐藏在访存过程中;充分利用频率线的零值区特性,有效地减少数据计算量,加快了数据处理的速度。 (3)设计了MP3硬件解码器的FPGA原型芯片。采用Verilog HDL硬件描述语言设计RTL级电路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA开发板为平台,实现MP3解码器的FPGA原型芯片。MP3硬件解码器在Stratix II EP2S180器件内的资源利用率约为5%,其中组合逻辑查找表ALUT为7189个,寄存器共有4024个,系统频率可达69.6MHz,充分满足了MP3解码过程的实时性要求。实验结果表明,MP3音频解码FPGA原型芯片可正常播放声音,解码音质良好。

    标签: FPGA MP3 音频解码器

    上传时间: 2013-07-01

    上传用户:xymbian

  • 小信号放大电路设计.rar

    在纺织纱线的张力测试中,为了对小张力进行有效的测试,利用电阻应变传感器作为信号转换器件,通 过对其输出信号进行分析,设计出相应的小信号放大滤波电路。设计应用了高精度斩波稳零运算放大器芯片 TLC2652 作为小信号放大电路的核心器件,实验证明其放大效果理想,并给出了相应的实验数据。

    标签: 小信号 放大 电路设计

    上传时间: 2013-04-24

    上传用户:cx111111

  • 实用电子电路设计与调试.zip

    本书对常用电子电路的设计和调试方法进行了介绍。其中包括分立元件放大电路,集成运放应用电路,波形产生、转换电路,功放电路,常用光电子器件应用电路,电源电路,数字电路和单片机应用电路的设计与调试等。对各种电路的构成、各元器件功用作简要介绍,对每一元器件选择给出估算公式或经验数据,使之选择有依据。把重点放在集成电路包括单片集成测量放大器、集成光电隔离放大器、集成有源滤波器等集成电路的应用设计上。由简到繁、由易到难列举了大量的实用电路设计和综合应用设计示例。   本书通俗易懂。读者通过本书的学习,对电子电路设计与调试有一清晰的思路,培养电子电路设计能力和调试能力。本书对大、中专电类专业高年级学生和工程技术人员是有实用价值的参考书,也可作为高校相关专业的教材和课程设计、毕业设计参考书。

    标签: zip 实用电子电路 调试

    上传时间: 2013-04-24

    上传用户:15528028198

  • 基于FPGA的图像压缩系统的设计与实现.rar

    随着信息技术和计算机技术的飞速发展,数字信号处理已经逐渐发展成一门关键的技术科学。图像处理作为一种重要的现代技术,己经在通信、航空航天、遥感遥测、生物医学、军事、信息安全等领域得到广泛的应用。图像处理特别是高分辨率图像实时处理的实现技术对相关领域的发展具有深远意义。另外,现场可编程门阵列FPGA和高效率硬件描述语言Verilog HDL的结合,大大变革了电子系统的设计方法,加速了系统的设计进程,为图像压缩系统的实现提供了硬件支持和软件保障。 本文主要包括以下几个方面的内容: (1)结合某工程的具体需求,设计了一种基于FPGA的图像压缩系统,核心硬件选用XILINX公司的Virtex-Ⅱ Pro系列FPGA芯片,存储器件选用MICRON公司的MT48LC4M16A2SDRAM,图像压缩的核心算法选用近无损压缩算法JPEG-LS。 (2)用Verilog硬件描述语言实现了JPEG-LS标准中的基本算法,为课题组成员进行算法改进提供了有力支持。 (3)用Verilog硬件描述语言设计并实现了SDRAM控制器模块,使核心压缩模块能够方便灵活地访问片外存储器。 (4)构建了图像压缩系统的测试平台,对实现的SDRAM控制器模块和JPEG-LS基本算法模块进行了软件仿真测试和硬件测试,验证了其功能的正确性。

    标签: FPGA 图像压缩系统

    上传时间: 2013-04-24

    上传用户:a3318966