电子基础类专辑 153册 2.20G基本电路理论与实验指导 121页 2.3M.pdf
标签:
上传时间: 2014-05-05
上传用户:时代将军
《计算机操作系统课程设计》教学大纲 课程名称:计算机操作系统 学时(周):10 学分:1 课程英文名称:Operating System of computer 课程类别:专业基础课 适用专业:计算机科学与技术、软件工程 一、课程设计的目的 操作系统课程设计是操作系统课程的重要实践性环节。通过课程设计,可以加深学生对课堂中所讲授内容的理解,培养学生的系统开发能力,加强学生的项目经验,使学生初步具有研究、设计、编制和调试操作系统模块的能力。 二、课程设计方式 1、课程设计题目的选定 采用指导教师提供参考题目学生自行选定课程设计题目。每2~3人为一组,但课程设计报告不得雷同,否则判定成绩为0。 2、课程设计任务的完成 在指导教师的指导下,每组学生共同完成课题的分析,并做好分工,在此基础上完成自己那部分工作的设计、代码编写和调试,独立撰写课程设计报告。所有工作任务主要在实验室完成。 三、基本要求 课程设计教学方法:主要以学生上机操作为主,教师指导为辅 课程设计要求: 1、对系统进行功能分解、模块分析、控制模块分析正确 2、选择合适的操作系统原理所需要数据结构以及相应的算法 3、程序规模适中,尽可能的使系统的功能更加完善和全面 4、掌握程序调试的方法 5、说明书、流程图要清楚,阐明设计思路。 6、撰写课程设计报告。按格式要求写出完整、规范的报告并打印。其中模块图、流程图要清楚、规范。
上传时间: 2019-06-24
上传用户:aoye
PCB电流密度设计指导书_艾默生PCB电流密度设计指导书_艾默生
上传时间: 2022-01-15
上传用户:
13-14单片机基础课程设计指导书这是一份非常不错的资料,欢迎下载,希望对您有帮助!
标签: 单片机
上传时间: 2022-02-03
上传用户:jason_vip1
一博科技PCB设计指导书VER1.0. 66页常见信号介绍 1.1 数字信号 1.1.1 CPU 常称处理器,系统通过数据总线、地址总线、控制总线实现处理器、控制芯片、存 储器之间的数据交换。 地址总线:ADD* (如:ADDR1) 数据总线:D* (如:SDDATA0) 控制总线:读写信号(如:WE_N),片选信号(如:SDCS0_N),地址行列选择信 号(如:SDRAS_N),时钟信号(如:CLK),时钟使能信号(如:SDCKE)等。 与CPU对应的存储器是SDRAM,以及速率较高的DDR存储器: SDRAM:是目前主推的PC100和PC133规范所广泛使用的内存类型,它的带宽为64位, 支持3.3V电压的LVTTL,目前产品的最高速度可达5ns。它与CPU使用相同的时钟频 率进行数据交换,它的工作频率是与CPU的外频同步的,不存在延迟或等待时间。 SDRAM与时钟完全同步。 DDR:速率比SDRAM高的内存器,可达到800M,它在时钟触发沿的上、下沿都能进行 数据传输,所以即使在133MHz的总线频率下的带宽也能达到2.128GB/s。它的地址 与其它控制界面与SDRAM相同,支持2.5V/1.8V的SSTL2标准. 阻抗控制在50Ω±10 %. 利用时钟的边缘进行数据传送的,速率是SDRAM的两倍. 其时钟是采用差分方 式。 1.1.2 PCI PCI总线:PCI总线是一种高速的、32/64位的多地址/数据线,用于控制器件、外围 接口、处理器/存储系统之间进行互联。PCI 的信号定义包括两部份(如下图):必 须的(左半部份)与可选的(右半部份)。其中“# ”代表低电平有效。
标签: pcb设计
上传时间: 2022-02-06
上传用户:得之我幸78
TI电路设计指导手册:运算放大器。高清文字版,模电学习好资料~
上传时间: 2022-06-18
上传用户:
TI 模拟工程师电路设计指导手册:数据转换器,高清文字版
上传时间: 2022-06-18
上传用户:
文档为基于PROTUES的基本电路设计与仿真实验讲解文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,
标签: protues
上传时间: 2022-07-02
上传用户:zhanglei193
滑模变结构控制MATLAB仿真(第3版)- 基本理论与设计方法(PDF+随书模型)
上传时间: 2022-07-09
上传用户:
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。
上传时间: 2013-07-20
上传用户:顶得柱