虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

UG NX 8.0

  • 电磁兼容原理与设计技术(第8章)

    【人邮出版社,2004,杨克俊编著】 本书系统介绍电磁兼容技术的基本知识、概念,以及国内、外电磁兼容技术标准,着重从工程实践角度阐述电磁兼容技术的原理、应用方法及应注意事项。全书共分10章,内容包括:屏蔽技术、滤波技术、接地技术、线路板设计、电缆设计、瞬态干扰抑制、电磁干扰诊断与解决技术以及在无线电通信系统和计算机系统中的EMC技术。 第8章 电磁干扰的诊断与解决技术

    标签: 电磁兼容 设计技术

    上传时间: 2013-06-27

    上传用户:cjf0304

  • USB3.0规范

    详细描述了USB3.0的技术规范,参数。包括传输类型,主机和设备的描述,层的划分,等等。

    标签: USB 3.0

    上传时间: 2013-06-05

    上传用户:小火车啦啦啦

  • protel鼠标增强工具2.0

    protel鼠标增强工具2.0 修正了一些补丁

    标签: protel 2.0 鼠标

    上传时间: 2013-06-28

    上传用户:527098476

  • IPMI规范2.0

    IPMIv2.0规范,相关软硬件人员的参考资料。

    标签: IPMI 2.0

    上传时间: 2013-06-23

    上传用户:xzt

  • wince5.0升级包0

    "目前WinCE5.0的开发工具主要有以下几种:Platform Builder5.0、EVC4.0+SP4、Visual Studio2005。其中Platform Builder主要用于定制WinCE操作系统,它也可以用来编写驱动程序和应用程序。EVC顾名思义就是嵌入式版的VC,它主要用来开发应用程序,当然也可用来编写驱动程序。Visual Studio2005是微软的集大成开发工具。它能用来定制WinCE6.0的操作系统,也可以用来开发应用和驱动程序。"

    标签: wince 5.0

    上传时间: 2013-07-28

    上传用户:gengxiaochao

  • Platform Builder 5.0/6.00

    Platform Builder 6.0 是以VS2005的插件形式安装集成的。 Platform Builder正版是需要向微软或者其代理机构购买的,官方只有评估版本的下载。

    标签: Platform Builder 6.00 5.0

    上传时间: 2013-04-24

    上传用户:greenmile

  • 圆阵声纳自适应波束形成原理

    波束形成模块是声纳信号处理系统中的核心部分,其作用为在空域上加强来自某一方向的信号,抑制干扰,同时探测目标的方位。因此,波束形成模块的研究在水下探测器、水下武器引信等声纳系统中显得尤为重要。本文基于阵列波束形成的原理对圆阵自适应波束形成展开了比较深入的研究。 首先,本文概述了声纳波束形成的研究背景和研究现状。基于本课题所研究的主动声纳模型,分析了主动声纳信号,提出应用复基带信号进行波束形成的方案;对接收波束形成的原理和方法进行了比较详细的推导和论述。 其次,本文重点对均匀圆形阵列流形的波束形成作了详细分析和波束图函数推导,并且应用MATLAB软件进行了仿真分析。然后对LMS自适应算法进行了介绍,由对LMS算法的分析推导了DLMS算法,并对LMS算法和DLMS算法进行了分析,并将DLMS算法应用于均匀圆阵波束形成。仿真结果表明,基于FIR滤波架构的DLMS算法以牺牲部分收敛速度为代价,可获得高速并行处理能力。DLMS自适应波束形成方法能使目标方向信号加强,同时将干扰信号零陷。 最后,本文介绍了基于FPGA的并行度为2的8阵元DLMS自适应波束形成设计思路以及实现方法。系统的整体结构采用了并行处理架构,而在单个支路采用了流水线技术。并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。

    标签: 声纳 自适应波束

    上传时间: 2013-04-24

    上传用户:moonkoo7

  • Multisim11.0加破解及汉化补丁

    Multisim11.0加破解及汉化补丁

    标签: Multisim 11.0 破解 汉化

    上传时间: 2013-04-24

    上传用户:franktu

  • FPGA可配置端口电路的设计

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口 电路

    上传时间: 2013-06-03

    上传用户:aa54

  • 基于FPGA和USB 2.0的视频图像采集系统

    基于FPGA和USB 2.0的视频图像采集系统的设计

    标签: FPGA 2.0 USB 视频图像

    上传时间: 2013-06-09

    上传用户:csgcd001