基于PLC的SD加法器在DSP领域中的应用
·摘要: 本文提出了一种以SD(Singed-Digit)数表示的求和计算方法,克服了传统的二进制数表示求和过程中产生的进位对运算速度的限制.并在此基础上应用硬件描述语言(VHDL)设计实现了基于可编程逻辑器件(PLD)的SD加法器,简化了求和运算过程.实验证明,通过这种算法可得到运算速...
·摘要: 本文提出了一种以SD(Singed-Digit)数表示的求和计算方法,克服了传统的二进制数表示求和过程中产生的进位对运算速度的限制.并在此基础上应用硬件描述语言(VHDL)设计实现了基于可编程逻辑器件(PLD)的SD加法器,简化了求和运算过程.实验证明,通过这种算法可得到运算速...