虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

STM32从入门到精通

  • 永磁无刷直流电机弱磁技术研究.rar

    本文对永磁无刷直流电机恒功率弱磁研究进行了较为全面的从仿真到实验、从理论到实践的深入研究,同时对传统面贴式永磁无刷直流电机和复合转子结构的永磁无刷直流电机进行了详尽地理论分析,系统地提出了关于复合转子结构永磁无刷直流电机一套较为完善的理论.本文首先从BLDCM的导通规律和绕组结构入手,真实模拟了传统面贴式永磁无刷直流电机弱磁调速的物理过程,并获得其在恒转矩和恒功率模式下的解析表达式.从而直观的反映了BLDCM的弱磁机理,获得了影响其恒功率速度范围的关键参数.借鉴复合转子结构在永磁同步电机恒功率弱磁中的成功运用,将这种结构引入永磁无刷直流电机中,并完成了两台不同磁阻形式和功率、电压等级的原型样机的研制.针对原有d、q轴法的局限性,提出了真实模拟永磁无刷直流电机导电方式的场路结合法实现对永磁无刷直流电机的弱磁分析.在场路结合法分析的基础上,提出了磁阻段提高恒功率速度范围的真实原因,并进一步提出了采用永磁段、磁阻段双d轴错角以扩大转速范围的新思想,并在实践中验证了这种双轴空间错角技术的有效性.从而为复合转子结构永磁电机运行性能优化提供了新的可供选择的调节手段.

    标签: 无刷直流电机 技术研究

    上传时间: 2013-08-02

    上传用户:yhm_all

  • 永磁同步电动机弱磁调速控制.rar

    作为数控机床、机器人等的重要组成部分,随着加工制造、汽车等行业的发展,永磁交流伺服系统成为国内外研究和应用的一个重要领域。同时随着功率电子器件和微处理器的进步,伺服系统也逐步向全数字化方向发展,全数字化系统具有可靠性高、实现新控制策略容易、功能丰富等优点。 本文论述了永磁同步电机空间矢量脉宽调制控制的最新发展,分析了从基础理论到最新的控制算法的有关永磁同步电机空间矢量控制的许多问题。在对永磁同步电动机(PMSM)的数学模型和控制理论进行全面、深入研究的基础上,本文在PMSM 的电压空间矢量的弱磁控制方面做了大量的理论和实验研究,提出一种基于空间矢量PWM (SVPWM)的PMSM 定子磁链弱磁控制定方法,在电机转速达到基本转速之前采用最大转矩/电流策略控制,超过基本转速之后采用弱磁扩速的电流控制策略,使电机具有更大的调速空间,该策略可实现电压矢量近似连续调节,有效减小了PMSM 的转矩脉动,提高了系统的性能,仿真结果证明了这一结论。 在上述工作的基础上,研制开发了一套基于TMS320LF2407A 的高性能全数字永磁交流调速系统。该系统以空间矢量PWM 控制为核心。

    标签: 永磁同步电动机 调速控制

    上传时间: 2013-06-08

    上传用户:bjgaofei

  • 基于GSMGPRS的路灯电缆防盗报警系统设计.rar

    随着城市照明范围的日益扩大,城市照明设施的管理问题就变得越来越突出,更为严重的是照明设备及照明电缆的频繁被盗或损坏造成路灯亮不起来。这不但影响城市的景观及交通,还可能给社会造成经济损失和危害。尤其是近年来。传统的防盗设备由于各自的缺陷,如不适合公用变压器的路灯电缆、不适合超长线路、不适合关灯期间断线报警等,使得路灯电缆偷盗的趋势不断恶化,解决该问题刻不容缓。针对这一情况,本文设计了一种能24小时工作的基于无线通信网络GSM/GPRS的远程监控防盗系统。 本文利用无线网络通信技术,采用GSM/GPRS网络中的SMS和GPRS TCP数据传输技术,综合单片机、数据库、VB编程等技术,从硬件到软件设计并实现了路灯电缆的远程防盗监控系统功能。 本文实现了一个基于GSM/GPRS的无线网络的路灯电缆防盗系统,该系统使用单片机集成的远程控制器、无线通信网络和控制中心服务器,来完成路灯电缆运行信号的监测、采集、传输、存储。在故障发生时,可以迅速的发出报警信号,并可以在控制中心监控界面精确显示出故障地点,并使用短消息通知相关人员采取相应措施,把损失降低到最小,对犯罪分子形成震慑。 经试验验证,该系统可以完成预期的大部分功能。能对路灯电缆实现24小时随时监控,在电缆停电或遭盗割可以区别报警。

    标签: GSMGPRS 路灯 电缆

    上传时间: 2013-04-24

    上传用户:saharawalker

  • Protel99SE常规教程(图片教程).rar

    PROTEL99SE常规教程(图片教程) 5天(每天2小时),你就可以搞定PROTEL99SE的常规操作。 课程介绍: 图片教程的第1天: 学会自己画简单的SCH文件 第1课:新建一个*.DDB,新建一个SCH文件,并且添加画SCH要用到的零件库>> 第2课:利用添加好的零件库,进行画第一个可以自动布线的原理图>> 课后补充:SCH中一些必须要避免的错误! 图片教程的第2天: 学会从SCH到PCB的转变,并且进行自动布线 第一课:建立一个PCB文件,并且添加自动布线所必需的封装库 第二课:把前面的SCH文件变成PCB板 第三课: 对PCB进行自动布线 图片教程的第3天: 学会自己做SCH零件。说明:SCH零件库用来画图和自动布线 第一课:做一个SCH里面常要用到的电阻零件 图片教程的第4天: 学会自己做PCB零件封装 第一课:做一个属于自己的PCB零件封装 课后补充:PCB中一些必须要避免的错误! 布线方面的高级设置:自动布线和手动布线方面的高级设置问题 图片教程的第5天: 一些高级的常用技巧 一、SCH中的一些常用技巧 SCH的一些高级设置和常用技巧 二、PCB的一些高级设置和常用技巧 在PCB中,如何校验和查看PCB单个的网络连接情况 在PCB中给PCB补泪滴的具体操作 在PCB中给PCB做覆铜的具体操作 在PCB中如何打印出中空的焊盘(这个功能对于热转印制板比较有用) 在PCB中如何找到我们要找的封装 如何在PCB文件中加上漂亮的汉字 附件:PROTEL99SE 安装 License 5天(每天2小时),你就可以搞定PROTEL99SE的常规操作。

    标签: Protel 教程 99

    上传时间: 2013-05-24

    上传用户:lgd57115700

  • DSP原理及应用(邹彦).rar

    dsp原理及应用 邹彦编著的 很适合初学者 从基础到应用的教程

    标签: DSP

    上传时间: 2013-04-24

    上传用户:yqq309

  • 热设计技术规范.rar

    华为的电子产品热设计规范,从理论到实践,非常经典、实用!!

    标签: 热设计 技术规范

    上传时间: 2013-04-24

    上传用户:13517191407

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720

  • LTE系统中基带DAGC的应用研究及FPGA实现.rar

    当今,移动通信正处于向第四代通信系统发展的阶段,OFDM技术作为第四代数字移动通信(4G)系统的关键技术之一,被包括LTE在内的众多准4G协议所采用。IDFT/DFT作为OFDM系统中的关键功能模块,其精度对基带解调性能产生着重大的影响,尤其对LTE上行所采用的SC_FDMA更是如此。为了使定点化IDFT/DFT达到较好的性能,本文采用数字自动增益控制(DAGC)技术,以解决过大输入信号动态范围所造成的IDFT/DFT输出信噪比(SNR)恶化问题。 首先,本文简单介绍了较为成熟的AAGC(模拟AGC)技术,并重点关注近年来为了改善其性能而兴起的数字化AGC技术,它们主要用于压缩ADC输入动态范围以防止其饱和。针对基带处理中具有累加特性的定点化IDFT/DFT技术,进一步分析了AAGC技术和基带DAGC在实施对象,实现方法等上的异同点,指出了基带DAGC的必要性。 其次,根据LTE协议,搭建了从调制到解调的基带PUSCH处理链路,并针对基于DFT的信道估计方法的缺点,使用简单的两点替换实现了优化,通过高斯信道下的MATLAB仿真,证明其可以达到理想效果。仿真结果还表明,在不考虑同步问题的高斯信道下,本文所搭建的基带处理链路,采用64QAM进行调制,也能达到在SNR高于17dB时,硬判译码结果为极低误码率(BER)的效果。 再次,在所搭建链路的基础上,通过理论分析和MATLAB仿真,证明了包括时域和频域DAGC在内的基带DAGC具有稳定接收链路解调性能的作用。同时,通过对几种DAGC算法的比较后,得到的一套适用于实现的基带DAGC算法,可以使IDFT/DFT的输出SNR处于最佳范围,从而满足LTE系统基带解调的要求。针对时域和频域DAGC的差异,分别选定移位和加法,以及查表的方式进行基带DAGC算法的实现。 最后,本文对选定的基带DAGC算法进行了FPGA设计,仿真、综合和上板结果说明,时域和频域DAGC实现方法占用资源较少,容易进行集成,能够达到的最高工作频率较高,完全满足基带处理的速率要求,可以流水处理每一个IQ数据,使之满足基带解调性能。

    标签: DAGC FPGA LTE

    上传时间: 2013-05-17

    上传用户:laozhanshi111

  • 基于FPGA的HDMI显示系统的设计与实现.rar

    伴随着多媒体显示和传输技术的发展,人们获得了越来越高的视听享受。从传统的模拟电视,到标清、高清、全高清。与显示技术发展结伴而行的是显示接口技术的发展,从模拟的AV端子,S-Video和VGA接口,到数字显示的DVI接口,技术上经历了一个从模拟到数字,从并行到串行,从低速到高速的发展过程。 HDMI是最新的高清晰度多媒体接口,它的规范由Silicon Image等七家公司提出,具有带宽大,尺寸小,传输距离长和支持正版保护等功能,符合当今技术的发展潮流,一经推出,就获得了巨大的成功。成为平板显示器、高清电视等设备的标准接口之一,并获得了越来越广泛的应用。 从上世纪80年代XILINX发明第一款FPGA芯片以来,FPGA就以其体系结构和逻辑单元灵活,运算速度快,编程方便等优点广泛应用与IC设计、系统控制、视频处理、通信系统、航空航天等诸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3为核心,配合Silicon Image的专用HDMI接收芯片搭建了一个HDMI的接收显示平台。针对HDMI带宽宽,数据量大的特点,使用了新型的DDR2 SDRAM作为视频信号的输入和输出缓冲。在硬件板级设计上,针对HDMI和DDR2的相关高速电路,采用了一系列的高速电路设计方法,有效的避免了信号的反射,串扰等不良现象。同时在对HDMI规范和DDR2 SDRAM时序规范的深入研究的基础上,在ALTERA的开发平台QUARTUSII上编写了系统的顶层模块和相关各功能子模块,并仿真通过。 论文的主要工作和创新点表现在以下几个方面: 1、论文研究了最新的HDMI接口规范和新型存储器件DDR2的时序规范。 2、论文搭建的整个系统相当庞大,涉及到相关的规范、多种芯片的资料、各种工具软件的使用、原理图的绘制和PCB板的布局布线,直至后期的编程仿真,花费了作者大量的时间和精力。 3、论文首次使用FPGA来处理HDMI信号且直接驱动显示器件,区别于-般的ASIC方案。 4、论文对高速电路特别是的DDR2布局布线,采用了一系列的专门措施,具有一定的借鉴价值。

    标签: FPGA HDMI 显示系统

    上传时间: 2013-07-28

    上传用户:xiaoxiang