搜索结果
找到约 54 项符合
RST 的查询结果
按分类筛选
单片机开发 IC卡操作软件:AT88SCl604芯片的操作模式有五种。它们是通过配PGM、RST、CLK等引脚信号及内部地址计数器(IAC)的状态组合来实现。 (1) 芯片复位操作: AT88SCl604有两种复
IC卡操作软件:AT88SCl604芯片的操作模式有五种。它们是通过配PGM、RST、CLK等引脚信号及内部地址计数器(IAC)的状态组合来实现。 (1) 芯片复位操作: AT88SCl604有两种复位方式:上电复位和控制复位。 上电复位: 上电复位是当芯片加电时的最初状态。上电复位属于芯片 内部复位。它将使芯片内部所有的隐含标志复位到"0"状态。 ...
汇编语言 大唐电信卡读写程序,兼容4406和4436,DTTC28卡,RST CLK SDA
大唐电信卡读写程序,兼容4406和4436,DTTC28卡,RST CLK SDA
Internet/网络编程 发送RST包的程序
发送RST包的程序,用于网络上数据包的发送。从而实现网络数据通信
操作系统开发 异步FIFO模块: module asynfifo(rst,iclk,oclk,din,wren,rden,dout,full,empty) 异步FIFO的tenchbench: module
异步FIFO模块:
module asynfifo(rst,iclk,oclk,din,wren,rden,dout,full,empty)
异步FIFO的tenchbench:
module tb_asynfifo
单片机开发 此为一个点亮7数码管的0-99记数程序,通过每按动一下add键,数码管显示加一直到99,过程中按动RST键复位!
此为一个点亮7数码管的0-99记数程序,通过每按动一下add键,数码管显示加一直到99,过程中按动RST键复位!
VHDL/FPGA/Verilog 本程序为模拟可校时的时钟程序;clk--时钟信号,rst--清零信号,set_en--校时 使能信号,faster--快进信号,slower--快退信号,hour--小时校时,min--分钟校 时
本程序为模拟可校时的时钟程序;clk--时钟信号,rst--清零信号,set_en--校时
使能信号,faster--快进信号,slower--快退信号,hour--小时校时,min--分钟校
时,(hh,hl,ml,mh,sh,sl)--时,分,秒显示信号。
校时的时候,秒清零。
VHDL/FPGA/Verilog (1) 计数器的输入为RST(复位)
(1) 计数器的输入为RST(复位),EN(使能),CLK(时钟),U_D(up_down加/减选择);输出为COUT(进位/借位输出),CQ(3:1)(数值输出);
范围65536。
学术论文 基于ARM的数字水印商标检测仪的设计研究
论文通过分析国内外数字水印的发展现状,针对目前市场上假冒伪劣商品泛滥的实际问题,介绍了一种基于ARM9(S3C2410X)的数字水印商标检测仪的设计。 为了选择鲁棒性好的数字水印提取算法,论文介绍了用MATLAB对离散余弦变换、小波变换和基于主要特征方向向量的DCT和DWT相结合的算法的仿真过程,包括三种检测算法在无噪声且 ...
行业应用文档 主板开关/USB/音频等接口定义与图示
复位开关: 两脚的。主板上对应位置的插针附近的英文缩写一般为RESET、RST、RS或RE等。不分正负,插反了也一样有效。 电源灯: 连线也是两脚插头,其中一根连线一般用绿色表示,另一根连线为