这是老师给的3—8译码器的源程序,自己刚才调试过了,真的成功了,哈哈……,有需要就看看吧
上传时间: 2014-07-26
上传用户:星仔
RS 码译码源程序,在Visual c++下可对比4元域上的RS码进行纠错译码.
上传时间: 2015-09-25
上传用户:yxgi5
循环纠错码译码器VHDL代码。通信方面FPGA设计基础代码。
上传时间: 2013-12-09
上传用户:xyipie
本文详细介绍了制作电路板的方法及步骤. 实验板的功能 这个实验板可以做如下实验: 1.可以进行运算器(加、减、乘和除法)、比较器、译码器、编码器、选择器、分配器和一般组合电路的实验 2.可以进行触发器、寄存器、计数器和一般时序电路的实验 3.可以进行频率计电路、时钟电路、计时电路、交通灯等复杂数字系统的实验 4.加扩展板可以进行A/D、D/A、串行E2ROM和8031单片机等方面的实验
上传时间: 2015-10-02
上传用户:colinal
用VHDL设计的3-8译码器,精简~!
上传时间: 2014-01-27
上传用户:chens000
完整的RS编译码仿真程序,基于matlab仿真实现
上传时间: 2015-10-13
上传用户:123456wh
用VHDL 语言描述度三线八线译码器,其开发均在FPGA中
上传时间: 2013-12-20
上传用户:love1314
这是点阵程序 个人认为先学点阵再学lcd比较好 p0 p2分别接16*16点阵的高八位和低八位(纵向取模) p3口低四位接4-16线译码器(74ls154)译码器低电平为列选 消除鬼影的方法:
上传时间: 2014-01-12
上传用户:shus521
三篇关于Viterbi FPGA编译码器的优化设计文档: 1、Viterbi译码器的FPGA设计实现与优化.pdf 2、Viterbi译码器的低功耗设计.pdf 3、基于FPGA的高速并行Viterbi译码器的设计与实现.pdf
上传时间: 2013-11-27
上传用户:邶刖
按键扫描 51单片机加8279 8279通过74LS 138译码器扩展4×4键盘、6位显示器。 由3-8译码器对SL0~SL2译出键扫描线,由另一3-8译码器译出显示器的位扫描线,并采用了编码扫描方式。 为了防止出现重键现象,扫描输出线高位SL3不参加键扫描译码。CPU对8279的监视采用了查询方式,故8279的中断请求信号IRQ悬空未用。
上传时间: 2014-01-25
上传用户:skfreeman