虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ROM-RAM

  • 数字音频广播中OFDM调制的研究与实现

    正交频分复用(OFDM)是一种无线环境下的高速传输技术,它使用一系列低速子载波并行传输数据,具有抗多径干扰的能力、能以很高的频谱利用率实现高速数据传输等优点。数字音频广播(DAB)系统中采用OFDM调制技术。 本文首先概述了OF'DM的基本原理和实现方法,分析了DAB中不同模式下OFDM调制的参数和特点。实现OFDM的核心技术是快速傅立叶变换(FFT)。本文在分析研究了多种FFT算法的基础上选择了最适合FPGA实现的,满足DAB系统中OFDM调制要求的FFT算法,即将2048点FFT分解为基-4和基-2混合基算法。 本文研究重点是使用FPGA实现2048点复数FFT处理器。2048点FFT由五级基-4运算和一级基-2运算组成。针对这一算法以及FPGA特点,进行系统结构设计、各个模块设计、FPGA实现和测试。一个基-4和基-2复用的蝶形运算模块是整个FFT处理器的核心部分。此外系统还包括:系统控制模块,地址产生模块,RAM和ROM。本文特别针对2048点按频率抽取基-4/2顺序处理的FFT处理器提出了一种巧妙的数据地址和旋转因子地址生成的方法。 仿真和验证表明,运算的结果可以达到一定的精度要求,运算速度满足系统要求,说明该OFDM调制器的设计是可行的,可以应用于DAB系统中

    标签: OFDM 数字音频广播 调制

    上传时间: 2013-06-05

    上传用户:star_in_rain

  • 基于FPGA的双口RAM在PC104与DSP通信中的研究与应用

    ·基于FPGA的双口RAM在PC104与DSP通信中的研究与应用

    标签: FPGA 104 DSP RAM

    上传时间: 2013-07-04

    上传用户:叶山豪

  • STM32F4-Discovery DMA-FLASH-RAM keil&iar例程

    STM32F4-Discovery DMA-FLASH-RAM keil&iar例程

    标签: DMA-FLASH-RAM Discovery keil STM

    上传时间: 2013-04-24

    上传用户:a3318966

  • 异步FIFO是用来适配不同异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输

    异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。

    标签: FIFO GRAY RAM 适配

    上传时间: 2013-08-08

    上传用户:13817753084

  • 测试型号为EP2C5Q208C8的FPGA的RAM是否正常

    测试型号为EP2C5Q208C8的FPGA的RAM是否正常,按提示操作,并显示每步的测试结果

    标签: 208C Q208 FPGA 208

    上传时间: 2013-08-08

    上传用户:zxh122

  • 在FPGA内实现双口RAM

    这样就可以在FPGA内实现双口RAM了...

    标签: FPGA RAM 双口

    上传时间: 2013-08-12

    上传用户:squershop

  • 这个是完整的一套从6713的emif到fpga的双口ram

    6713emiftofpgatopci,这个是完整的一套从6713的emif到fpga的双口ram,然后主机通过9054到双口ram,交换数据完成

    标签: 6713 emif fpga ram

    上传时间: 2013-08-18

    上传用户:13215175592

  • Proteus 是目前最好的模拟单片机外围器件的工具

    Proteus 是目前最好的模拟单片机外围器件的工具,真的很不错。可以仿真51 系列、AVR,PIC 等常用的MCU 及其外\\r\\n围电路(如LCD,RAM,ROM,键盘,马达,LED,AD/DA,部分SPI 器件,部分IIC 器件,...)

    标签: Proteus 模拟 单片机 外围器件

    上传时间: 2013-08-20

    上传用户:吾学吾舞

  • 基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究

    针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。

    标签: Sdram SDR RAM LED

    上传时间: 2013-08-21

    上传用户:sjw920325

  • 使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n

    8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址

    标签: 128 FlashRom 8051 KB

    上传时间: 2013-08-30

    上传用户:cainaifa