利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2
利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。...
QuartusII是Altera公司推出的综合性CPLD/FPGA开发软件,软件支持原理图、VHDL、VerilogHDL以及AHDL(AlteraHardware支持DescriptionLanguage)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计...
利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。...
基于QUARTUSII软件 实现FPGA(ATERA CYCLONE II系列)与SD卡SD模式通信\r\n所用语言位verilog HDL...
ALTERA公司的quartusII fir_compilier-v3.31对工程师很有帮助的哦...