Q卡标准

共 96 篇文章
Q卡标准 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 96 篇文章,持续更新中。

盐雾试验方法和判定标准

本文档详细介绍了盐雾试验方法和判定标准,是不得多的的参考资料

基于MDK RTX 的COrtex-M3 多任务应用设计

基于MDK RTX 的COrtex&mdash;M3 多任务应用设计<br /> 武汉理工大学 方安平 武永谊<br /> 摘要:本文描述了如何在Cortex&mdash;M3 上使用MDK RL&mdash;RTX 的方法,并给出了一个简单的多任务应用设计。<br /> 关键词:MDK RTX,Cortex,嵌入式,ARM, STM32F103VB<br /> 1 MDK RL&mdash;RT

远程信息处理数字融合--如何应对新兴标准和协议

<div> Digital convergence, in recent history, has been prevalentin the consumer equipment domain and the designengineers in this area have been struggling with a plethoraof emerging standards and pro

利用数字电位器调整并校准升压型DC-DC转换器

<div> The purpose of this application note is to show an example of how a digital potentiometer can be used in thefeedback loop of a step-up DC-DC converter to provide calibration and/or adjustment o

xDSL接口EMC设计标准电路

xDSL接口EMC设计标准电路:<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12032615345C06.jpg" />

针对JPEG图像的通用隐写分析算法

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">提出了一种针对JPEG图像的通用隐写分析算法。该算法提取了15个具有良好分类特性的特征参数,输入构建的LS-SVM分类器,以达到检测载密图像的目的。实验结果表明,该算法的检测正确率较高,检测速度快,能够实现针对各类JP

时钟抖动和相位噪声对采样系统的影响

如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630

COOLMOS_原理结构

看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下:<br /> 对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,R

555电路综合应用

我们知道,555电路在应用和工作方式上一般可归纳为3类。每类工作方式又有很多个不同的电路。 在实际应用中,除了单一品种的电路外,还可组合出很多不同电路,如:多个单稳、多个双稳、单稳和无稳,双稳和无稳的组合等。这样一来,电路变的更加复杂。为了便于我们分析和识别电路,更好的理解555电路,这里我们这里按555电路的结构特点进行分类和归纳,把555电路分为3大类、8种、共18个单元电路。每个电路除画出它

基于Contourlet域HMT模型的Cycle Spinning去噪方法

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">为了提高图像去噪效果,提出了基于Contourlet域HMT模型的Cycle Spinning去噪方法。首先将待去噪图像进行循环平移,使用Contour

基于ADuC7061的高精度PLC模拟前端设计

<span id="LbZY">针对于工业PLC模拟信号的采集和输出,本文提出了一种基于ADuC7061的高精度模拟前端设计方案。该系统支持双通道的PLC模拟信号输入并提供一路PLC标准电流输出。该系统在-10~70 范围内达到0.2%的电压测量精度和0.2%的电流输出精度。硬件部分以ADuC7061作为测量和控制核心,配合外围模拟调理电路完成模拟信号的调理、检测和输出,并通过隔离的SPI进行数据

ADP1047_ADP1048的先进功率计量功能

<div> 能源成本不断提高,推动数据中心和其它相关的计算业务寻找全方位的智能电源管理策略。此类策略的实现要求准确采集包括电源在内的所有各级的功耗数据。如今,数字通信技术和智能电源简化了这项任务,但要实现精确的电能计量,仍然存在一些实际的挑战,因为电源(除少数例外)不是测量设备。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/82901

5 Gsps高速数据采集系统的设计与实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数

USB接口EMC设计标准电路

<p> USB接口EMC设计标准电路:<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120326153F3M2.jpg" /></p>

基于第二代电流传输器的积分器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">介绍了一种基于低压、宽带、轨对轨、自偏置CMOS第二代电流传输器(CCII)的电流模式积分器电路,能广泛应用于无线通讯、

全球著名半导体厂家介绍

<p> 德州仪器(Texas Instruments),简称TI,是全球领先的半导体公司,为现实世界的信号处理提供创新的数字信号处理(DSP)及模拟器件技术。除半导体业务外,还提供包括传感与控制、教育产品和数字光源处理解决方案。TI总部位于美国得克萨斯州的达拉斯,并在25多个国家设有制造、设计或销售机构。</p> <p> <img alt="" src="http://dl.eeworm.co

FPU加法器的设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文

一种面向瞬时故障的容错技术的形式化方法

<span id="LbZY">软件发生瞬时故障时,可能会导致处理器状态改变,致使程序执行出现数据错误或者控制流错误。目前已有许多软件、硬件以及混合的解决方案,主要的方法是重复计算和检查副本的一致性。但是,生成正确的容错代码十分困难,而且几乎没有关于证明这些技术的正确性的研究。类型化汇编语言(TAL)是一种标准的程序安全性证明的方式。本文概述了一种面向瞬时故障的软硬结合的容错方法,以及对该方法的形

节目传输调度系统的电磁兼容性研究

<p> 文中在阐释电磁干扰及电磁兼容性的基础上,结合工程实践,分析了处于强电磁环境中的节目传输调度系统干扰信号的耦合路径,就抑制系统内外的电磁干扰、改善和提高系统的电磁兼容性指标的措施进行了论证。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12020Q502095Y.jpg" /></p>

基于遗传算法的组合逻辑电路设计的FPGA实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设