Pll
共 444 篇文章
Pll 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 444 篇文章,持续更新中。
直接变频发射机资料
本电路为宽带直接变频发射机模拟部分的完整实施方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500 MHz至4.4 GHz范围内的RF频率。PLL中的LO执行谐波滤波,确保提供出色的正交精度。低噪声LDO确保电源管理方案对相位噪声和EVM没有不利影响。这种器件组合可以提供500 MHz至4.4 GHz频率范围内业界领先的直接变频发射机性能。
单片机控制的频率合成器在实验室
调制器中一个非常重要的参数是载波的可变性,LMX2332是美国国家半导体公司生产的集成数字锁相环(PLL)电路.利用单片机AT89C2051控制数字锁相环LMX2332及压控振荡器JTOS-150实现低噪声频率源的方法,改变AT89C2051的程序得到不同频率的载波信号,可非常方便的改变信号的传输频段,增强通信设备的灵活性.
TMS320LF2407A在UPFC的控制电路部分的应用
·摘要: 本文主要提出了UPFC控制部分电路的硬件系统设计以及部分的软件设计流程.着重介绍UPFC的控制电路,用TMS320LF2407A作为控制核心,同时对锁相环电路(PLL)作了较为详细的介绍,在软件部分,主要介绍DSP的数据处理过程.
pll的基本原理
锁相环基本原理,鉴相器,压控振荡器,低通滤波器
AV系统数字调谐PLL频率合成器
文章利用LC7218 PLL频率合成器在AV领域的电调谐功能,提出了一个TV/FM/AM全景接收机设计方案,重点设计分析了LC7218与单片机之间的I/O数据结构,显示了它优良的性能.
04 calgary PhD Improving Tracking Performance of PLL in High Dynamic Applications.pdf
资料->【E】光盘论文->【E1】斯坦福博士论文->04 calgary PhD Improving Tracking Performance of PLL in High Dynamic Applications.pdf
关于Pll的文献
关于ADPLL的一些好的文献,供大家参考!
单片机控制的频率合成器在实验室
调制器中一个非常重要的参数是载波的可变性,LMX2332是美国国家半导体公司生产的集成数字锁相环(PLL)电路.利用单片机AT89C2051控制数字锁相环LMX2332及压控振荡器JTOS-150实现低噪声频率源的方法,改变AT89C2051的程序得到不同频率的载波信号,可非常方便的改变信号的传输频段,增强通信设备的灵活性.
基于CPLD的DDS与PLL信号源的设计
摘 要: 描述了直接数字频率合成 ( DDS)及锁相频率合成 ( PLL)的原理和特点, 给出了一种利用 A ltera的
CPLD 器件 ( EP M 570)设计 DDS与 PLL信号源的方法。设计电路经过测试, 技术指标达到了预期要求,证明了
基于 CPLD的 DDS + PLL信号源的可靠性和可行性。
关键词: 直接数字频率合成器;锁相环;复杂可编程逻辑器件
单片机控制的频率合成器在实验室
调制器中一个非常重要的参数是载波的可变性,LMX2332是美国国家半导体公司生产的集成数字锁相环(PLL)电路.利用单片机AT89C2051控制数字锁相环LMX2332及压控振荡器JTOS-150实现低噪声频率源的方法,改变AT89C2051的程序得到不同频率的载波信号,可非常方便的改变信号的传输频段,增强通信设备的灵活性.
DSP内嵌PLL中的CMOS压控环形振荡器设计
·摘要: 介绍了一种用于DSP内嵌锁相环的低功耗、高线性CMOS压控环形振荡器.电路采用四级延迟单元来获得相位相差90.的正交输出时钟,每级采用调节电流源大小,改变电容放电速度的方式.基于SMIC 0.35μm CMOS工艺模型的仿真结果表明,电路可实现2MHz至90MHz的频率调节范围,在中心频率附近具有很高的调节线性度,且总功耗仅为3.5mW.
使用Cyclone器件中的PLL
使用Cyclone器件中的PLL使用Cyclone器件中的PLL使用Cyclone器件中的PLL
at89c2051
推荐:MB15A02中文资料,pdf (串行输入PLL集成频率合成器)( http://dl.21ic.com/download/mb15a02-pdf-pll--ic-15251.html )
PLL基本原理
PLL基本原理,帮助你快速了解PLL的基本构成
单片机控制的全数字锁相直流调速
锁相环调速系统的工作原理所谓锁相环PLL(phase Loop Locked)是能完成两个频率信号相位同步的负反馈自动控制系统,它有三个基本单元;相位比较器、压控振荡器和低通滤波器.
AV状态无伴音故障检修
故障现象:在TV状态下图像、伴音完全正常,而AV状态下图像正常,但无伴音. 分析检修:该机采用TDA8361单片机芯,伴音解调过程在N201(TDA8361)内部完成,采用PLL(锁相环)解调方式,解调产生的音频信号由N201(TDA8361)①脚外接电容去加重,在⑤脚直流电压的控制下前置放大,再和⑥脚(AV状态下外接音频信号输入端)的信号切换,同时⑤脚又是TV音频信号输入端,音频信号由N201(
基于单片机控制的FM收音机
本设计研究FM收音机分为硬件电路和程序设计两个方面。从硬件电路来说,主要是实现所需电压值、稳压、搜台、控制和频率显示等方面;从系统程序来说,主要是如何将电台频率换算出PLL控制字写入TEA5767HN,以及PLL控制字转换成频率送显示。
TX‐3A 44B0 开发板使用手册
TX‐3A 44B0 开发板使用手册Samsung(三星)公司推出的16/32位RISC处理器S3C44B0X为手持设备和
工业类控制提供了一种高性能低成本的解决方案。为了降低整个系统的成
本,S3C44B0X 内部集成了丰富的片内外设,包括:8K的cache、可选的片
内SRAM、LCD控制器、带有握手信号的双通道UART、4通道DMA控制器、
系统管理器(片选逻辑、FP/EDO/SDR
Apex_pll.zip
资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->Apex_pll.zip
期刊论文:基于DSP 石英晶片研磨的自动测控系统
·论文摘要::提出一种在线检测石英压电晶片在研磨过程中频率变化的方法,以便自动控制晶片研磨厚度.以T MS320F240 DSP 为心构成测控系统,应用PLL 锁相环技术产生晶片驱动信号,晶片在某一频率电压驱动下发生谐振,实时捕获谐振信号,经过信号处理,测出晶片频率.当频率达到给定值时,自动停止研磨过程.运行结果表明,基于此方法设计的晶片频率自动测控装置,响