搜索:PLA

找到约 10 项符合「PLA」的查询结果

结果 10
https://www.eeworm.com/dl/654/450037.html 数据结构

Shot 26001- I_pla - Ok Shot

Shot 26001- I_pla - Ok Shot
下载 101
·
查看 1081
https://www.eeworm.com/dl/633/265469.html Java编程

PLA解决神经网络简单的分类问题,这是我写的第一个神经网络程序,有兴趣下载

PLA解决神经网络简单的分类问题,这是我写的第一个神经网络程序,有兴趣下载
下载 136
·
查看 1074
https://www.eeworm.com/dl/kbcluoji/40077.html 可编程逻辑

WP264-在数字视频应用中使用CPLD

  The CoolRunner-II CPLD is a highly uniform family of fast, low-power devices. Theunderlying architecture is a traditional CPLD architecture, combining macrocells intofunction blocks interconnected with a global routing matrix, the Xilinx AdvancedInterconnect Matrix (AI ...
下载 178
·
查看 1079
https://www.eeworm.com/dl/655/241316.html 微处理器开发

Analog Device ARM-7 系列之 ADuC_7020 Evaluation Board 内多个学习范例全都是基于 Keil 工程版的 范例,附 ADuC_7020 Evaluati

Analog Device ARM-7 系列之 ADuC_7020 Evaluation Board 内多个学习范例全都是基于 Keil 工程版的 范例,附 ADuC_7020 Evaluation Board 原理图,而范例内容如下: 1.ADC 2.Comparator 3.DAC 4.FlashEE 5.FuncRam 6.INT 7.Mics 8.PLA 9.Pulse 10.S&C 11.TimerTrig 12.UART 13.Varplace ...
下载 158
·
查看 1093
https://www.eeworm.com/dl/655/241318.html 微处理器开发

Analog Device ARM-7 系列之 ADuC_7024 Evaluation Board 内多个学习范例全都是基于 Keil 工程版的 范例,附 ADuC_7024 Evaluati

Analog Device ARM-7 系列之 ADuC_7024 Evaluation Board 内多个学习范例全都是基于 Keil 工程版的 范例,附 ADuC_7024 Evaluation Board 原理图,而范例内容如下: 1.ADC 2.Comp 3.DAC 4.FlashEE 5.FuncRam 6.INT 7.Mics 8.PLA 9.Pulse 10.PWM 11.S&C 12.TimerTrig 13.UART 14.Varplace ...
下载 81
·
查看 1097
https://www.eeworm.com/dl/962698.html 技术资料

现代数字系统设计技术

可编程逻辑器件经历了从PROM、PLA、PAL、 GAL、EPLD到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面不断地改进和提高。目前,FPGA 已开始采用90nm工艺,集成度可达上千万门,速度可达千兆级,内置硬核、存储器、DSP块、PLL等,支持多种软核,成为理想的SOC设计平台 ...
下载 3
·
查看 3859
https://www.eeworm.com/dl/996860.html 技术资料

CPLD于数字电路中的应用

可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经 ...
下载 1
·
查看 37
https://www.eeworm.com/dl/692/179067.html 行业发展研究

现代先进微处理器有非常高的集成度和复杂度

现代先进微处理器有非常高的集成度和复杂度,又有寄存器堆、Cache等嵌入式部件,而且芯片管脚数相对较少,必须要有一定的自测试设计和其它的可测试性设计来简化测试代码,提高故障覆盖率。本文简要讨论NRS4000微处理器芯片的以边界扫描测试为主体,以自测试为补充的可测试性设计框架。着重介绍芯片的边 ...
下载 190
·
查看 1061
https://www.eeworm.com/dl/514/10034.html 学术论文

MPEG-4解码关键技术研究及FPGA实现

  本论文将在对MPEG-4解码中的几种关键技术的充分理解和算法分析的基础之上,结合FPGA的灵活性,采用VHDL语言对几种关键技术在应用层面上进行结构设计并仿真验证。 本文讨论了一种高吞吐量流水方式构建的MPEG-4可变长解码器的设计。在这种解码器中,我们采用了基于PLA的并行  解码算法,这种算法能 ...
下载 82
·
查看 1104
https://www.eeworm.com/dl/901405.html 技术资料

MPEG-4解码关键技术研究及FPGA实现

  本论文将在对MPEG-4解码中的几种关键技术的充分理解和算法分析的基础之上,结合FPGA的灵活性,采用VHDL语言对几种关键技术在应用层面上进行结构设计并仿真验证。 本文讨论了一种高吞吐量流水方式构建的MPEG-4可变长解码器的设计。在这种解码器中,我们采用了基于PLA的并行  解码算法,这种算法能 ...
下载 1
·
查看 3461