虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

PIC16F883<b>中文资料</b>

  • AD7865中文资料,pdf datasheet(管脚定义)

    PIN1 BUSY:BUSY 输出脚,由/CONVST 的上升沿触发。并且在所有通道选择转换完成之前一直保持高电平。PIN2 FRSTDATA:首位数据输出脚。且是一个

    标签: datasheet 7865 AD

    上传时间: 2013-07-15

    上传用户:csgcd001

  • ISD2560中文资料,pdf datasheet(单片语音录放电路)

    美国ISD公司的2500芯片,按录放时间60秒、75秒、90秒和120秒分成ISD2560、2575、2590和25120四个品种。ISD2500系列和1400系列语音电路一样,具有抗断电、音质好,使

    标签: datasheet 2560 ISD

    上传时间: 2013-06-01

    上传用户:hank

  • MAX809/MAX810中文资料 (微处理器复位芯片)

    MAX809/MAX810是一种单一功能的微处理器复位芯片,用于监控微控制器和其他逻辑系统的电源电压。它可以在上电,掉电和节电情况下向微控制器提供复位信号。当电源电压低于预设的门槛电压时,器件会发出复

    标签: MAX 809 810 微处理器

    上传时间: 2013-07-29

    上传用户:671145514

  • MSC1211中文资料,pdf datasheet

    MSC1211 单片机是美国德州仪器公司最新推出的集成数字/模拟混合信号的高性能芯片,具有很高的计算速度,时钟频率达到33MHZ,降低了系统噪声和电源功耗,提高了对接收的信号射频数据处理能力;

    标签: datasheet 1211 MSC

    上传时间: 2013-07-05

    上传用户:thh29

  • TC35中文资料

    通过对TC35I的了解,可方便实现通过无限摸快

    标签: TC 35

    上传时间: 2013-06-05

    上传用户:wang5829

  • PDIUSBD12中文资料/数据手册

    PDIUSBD12是一个性能优化的USB器件,通常用于基于微控制器的系统并与微控制器通过高速通用并行接口进行通信,也支持本地DMA传输。该器件采用模块化的方法实现一个USB接口,允许在众多可用的

    标签: PDIUSBD 12 数据手册

    上传时间: 2013-07-20

    上传用户:fuzhoulinzexu

  • IR2130/IR2132中文资料,数据手册

    IR2130是美国国际整流器公司继IR2110之后于1991年推出并至今独家生产的MOS功率器件专用栅极驱动集厉电路,一片IR2130可取代二片IR2110,且仅需一个输入级电源。

    标签: IR 2130 2132 数据手册

    上传时间: 2013-04-24

    上传用户:mh_zhaohy

  • biss0001中文资料,数据手册,说明书

    BISS0001是我公司自主设计地红外传感信号处理器专用集成电路,它配以热释电红外传感器和少量外元器件可以构成被动式红外开关。它能自动快速开启各类白炽灯、荧光灯、蜂鸣器、自动门、电风扇、烘干机和

    标签: biss 0001 数据手册 说明书

    上传时间: 2013-07-05

    上传用户:shen007yue

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • LM258中文资料 (双运算放大)

    LM258内部包括有两个独立的、高增益、内部频率补偿的双运算放大器,适合于电源电压范围很宽的单电源使用,也适用于双电源工作模式,在推荐的工作条件下,电源电流与电源电压无关。它的使用范围

    标签: 258 LM 运算放大

    上传时间: 2013-07-26

    上传用户:zmy123