虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

PHY芯片

  • 时钟芯片rx8025读写子程序.rar

    时钟芯片rx8025 i2c 读写子程序(51汇编)

    标签: 8025 rx 时钟芯片

    上传时间: 2013-07-23

    上传用户:fallen_leaves

  • 时钟日历芯片PCF8563的应用程序(C语言).rar

    时钟日历芯片PCF8563的应用程序(C语言)。

    标签: 8563 PCF 时钟日历

    上传时间: 2013-07-25

    上传用户:mh_zhaohy

  • 双相DC-DC电源管理芯片均流控制电路的分析与设计.rar

    电源是电子设备的重要组成部分,其性能的优劣直接影响着电子设备的稳定性和可靠性。随着电子技术的发展,电子设备的种类越来越多,其对电源的要求也更加灵活多样,因此如何很好的解决系统的电源问题已经成为了系统成败的关键因素。 本论文研究选取了BICMOS工艺,具有功耗低、集成度高、驱动能力强等优点。根据电流模式的PWM控制原理,研究设计了一款基于BICMOS工艺的双相DC-DC电源管理芯片。本电源管理芯片自动控制两路单独的转换器工作,两相结构能提供大的输出电流,但是在开关上的功耗却很低。芯片能够精确的调整CPU核心电压,对称不同通道之间的电流。本电源管理芯片单独检测每一通道上的电流,以精确的获得每个通道上的电流信息,从而更好的进行电流对称以及电路的保护。 文中对该DC-DC电源管理芯片的主要功能模块,如振荡器电路、锯齿波发生电路、比较器电路、平均电流电路、电流检测电路等进行了设计并给出了仿真验证结果。该芯片只需外接少数元件就可构成一个高性能的双相DC-DC开关电源,可广泛应用于CPU供电系统等。 通过应用Hspice软件对该变换器芯片的主要模块电路进行仿真,验证了设计方案和理论分析的可行性和正确性,同时在芯片模块电路设计的基础上,应用0.8μmBICMOS工艺设计规则完成了芯片主要模块的版图绘制,编写了DRC、LVS文件并验证了版图的正确性。所设计的基于BICMOS工艺的DC-DC电源管理芯片的均流控制电路达到了预期的要求。

    标签: DC-DC 双相

    上传时间: 2013-06-06

    上传用户:dbs012280

  • 射频基站芯片FM1722应用设计.rar

    射频基站芯片FM1722应用设计.................

    标签: 1722 FM 射频

    上传时间: 2013-06-16

    上传用户:cxl274287265

  • 射频卡基站芯片U2270B的原理及应用.rar

    RFID 低频基站芯片开发及应用文档 方便开发

    标签: U2270B 射频卡 基站芯片

    上传时间: 2013-05-15

    上传用户:qiao8960

  • 基于FPGA的OFDM基带系统研究.rar

    近几年来,OFDM(Orthogonal Frequency Division Multiplexing)技术引起了人们的广泛注意,根据这项新技术,很多相关协议被提出来。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口满足IEEE 802.16标准的宽带无线通信系统,IEEE标准在2004年定义了空中接口的物理层(PHY),即802.16d协议。该协议规定数据传输采用突发模式,调制方式采用OFDM技术,传输速率较高且实现方便、成本低廉,已经成为首先推广应用的商业化标准。 本文主要对IEEE802.16d OFDM系统物理层进行研究,并在XILINX公司的Virtexpro II芯片上实现了基带算法。 首先讨论了OFDM基本原理及其关键技术。根据IEEE802.16d OFDM系统的物理层发送端流程搭建了基带仿真链路,利用MATLAB/SIMULINK仿真了OFDM系统在有无循环前缀(CP)、多径数目不同等情况下的性能变化。由于同步算法和信道估计算法计算量都很大,为了找到适合采用FPGA实现的算法,分析了同步误差和不同信道估计算法对接收信号的影响,并结合计算量的大小提出了一种新的联合同步算法,以及得出了LS信道估计算法最适合802.16d系统的结论。 其次,完成了基带发射机和接收机的FPGA硬件电路实现。为了使系统的时钟频率更高,采用了流水线的结构。设计中采用编写Verilog程序和使用IP核相结合的办法,实现了新的联合同步算法,并且通过简化结构,避免了信道估计算法中的繁琐除法。利用ISE9. 2i和Modelsim6.Oc软件平台对程序进行设计、综合和仿真,并将仿真结果和MATLAB软件计算结果相对比。结果表明,采用16位数据总线可达到理想的精度。 最后,采用串口通信的方式对基带系统进行了验证。通过串口通信从功能上表明该系统确实可行。 关键词:IEEE802. 16d; OFDM; 同步;信道估计;基带系统

    标签: FPGA OFDM 基带

    上传时间: 2013-07-31

    上传用户:1757122702

  • s3c2440芯片中文手册.rar

    s3c2440芯片中文手册,不要错过呀,好东西,想要的速度下载

    标签: s3c2440 芯片

    上传时间: 2013-04-24

    上传用户:abc123456.

  • SATA2.0硬盘加解密接口芯片数据通路的设计与FPGA实现.rar

    SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户。 硬盘作为主要的信息载体之一,其信息安全问题尤其引起人们的关注。由于在加密时需要实时处理大量的数据,所以对硬盘数据的加密主要使用带有密钥的硬件加密的方式。因此将硬盘加密和SATA接口结合起来进行设计和研究,完成基于SATA2.0接口的加解密芯片系统设计具有重要的使用价值和研究价值。 本论文首先介绍了SATA2.0的总线协议,其协议体系结构包括物理层、链路层、传输层和命令层,并对系统设计中各个层次中涉及的关键问题进行了阐述。其次,本论文对ATA协议和命令进行了详细的解释和分析,并针对设计中涉及的命令和对其做出的修改进行了说明。接着,本论文对SATA2.0加解密控制芯片的系统设计进行了讲解,包括硬件平台搭建和器件选型、模块和功能划分、系统工作原理等,剖析了系统设计中的难点问题并给出解决问题的方法。然后,对系统数据通路的各个模块的设计和实现进行详尽的阐述,并给出各个模块的验证结果。最后,本文简要的介绍了验证平台搭建和测试环境、测试方法等问题,并分析测试结果。 本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。本论文在SATA加解密控制芯片设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

    标签: SATA FPGA 2.0

    上传时间: 2013-04-24

    上传用户:JIUSHICHEN

  • STC芯片烧写软件.rar

    51单片机综合学习系统 STC芯片烧写软件

    标签: STC 芯片烧写 软件

    上传时间: 2013-04-24

    上传用户:akk13

  • SST芯片烧写软件.rar

    51单片机综合学习系统 SST芯片烧写软件

    标签: SST 芯片烧写 软件

    上传时间: 2013-07-21

    上传用户:plsee