第01讲-电子元器件-电阻.mp4 第02讲-电子元器件-电感电容保险丝.mp4 第03讲-电子元器件-IC变压器运算放大器.mp4 第04讲-电子元器件-TL431光耦.mp4 第05讲-电子元器件-二极管.mp4 第06讲-电子元器件-三极管.mp4 第07讲-电子元器件-MOS管.mp4 第08讲-电源常识-安规-PCB-插头.mp4 第09讲-电源常识差模共模干扰-EMI-变压器.mp4 第10讲-电源常识-雷击-静电-耐压-功率因素(1).mp4 第11讲-变压器设计.mp4 第12讲-变压器感量设计.mp4 第13讲-变压器绕制.mp4 第14讲-变压器效率.mp4 第15讲-绕制变压器实操.mp4 第16讲-电路原理反激式.mp4 第17讲-电路原理LM358.mp4 第18讲-BUCK电路原理.mp4 第19讲-快充QC2.0-QC3.0.mp4 第20讲-同步整流详解.mp4 第21讲-PFC电路详解.mp4 第22讲-BOOST电路原理.mp4 第23讲-RCC电路详解.mp4 …………
上传时间: 2013-04-15
上传用户:eeworm
第01讲-电子元器件-电阻.mp4 第02讲-电子元器件-电感电容保险丝.mp4 第03讲-电子元器件-IC变压器运算放大器.mp4 第04讲-电子元器件-TL431光耦.mp4 第05讲-电子元器件-二极管.mp4 第06讲-电子元器件-三极管.mp4 第07讲-电子元器件-MOS管.mp4 第08讲-电源常识-安规-PCB-插头.mp4 第09讲-电源常识差模共模干扰-EMI-变压器.mp4 第10讲-电源常识-雷击-静电-耐压-功率因素(1).mp4 第11讲-变压器设计.mp4 第12讲-变压器感量设计.mp4 第13讲-变压器绕制.mp4 第14讲-变压器效率.mp4 第15讲-绕制变压器实操.mp4 第16讲-电路原理反激式.mp4 第17讲-电路原理LM358.mp4 第18讲-BUCK电路原理.mp4 第19讲-快充QC2.0-QC3.0.mp4 第20讲-同步整流详解.mp4 第21讲-PFC电路详解.mp4 第22讲-BOOST电路原理.mp4 第23讲-RCC电路详解.mp4 …………
上传时间: 2013-06-03
上传用户:eeworm
支持苹果、三星、小米等PD协议Type-C充电器取电5V9V12V15v20V。最大支持20V 5A ==100w
标签: PD协议
上传时间: 2022-06-17
上传用户:
USB Power Delivery 快速充电通信原理本篇文章讲的快速充电是指USB 论坛所发布的USB Power Delivery 快速充电规范(通过VBUS 直流电平上耦合FSK 信号来请求充电器调整输出电压和电流的过程),不同于本人发布的另一篇文章所讲的高通Quick Charger 2.0 规范,因为高通QC2.0是利用D+ 和D- 上的不同的直流电压来请求充电器动态调整输出电压和电流实现快速充电的过程。USB PD 的通信是将协议层的消息调制成24MHZ 的FSK 信号并耦合到VBUS上或者从VBUS 上获得FSK 信号来实现手机和充电器通信的过程。如图所示, 在USB PD 通信中, 是将24MHz 的FSK 通过cAC-Coupling 耦合电容耦合到VBUS 上的直流电平上的, 而为了使24MHz 的FSK 不对Power Supply或者USB Host 的VBUS 直流电压产生影响,在回路中同时添加了zIsolation 电感组成的低通滤波器过滤掉FSK 信号。
标签: USB-PD协议
上传时间: 2022-06-21
上传用户:
SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户。 硬盘作为主要的信息载体之一,其信息安全问题尤其引起人们的关注。由于在加密时需要实时处理大量的数据,所以对硬盘数据的加密主要使用带有密钥的硬件加密的方式。因此将硬盘加密和SATA接口结合起来进行设计和研究,完成基于SATA2.0接口的加解密芯片系统设计具有重要的使用价值和研究价值。 本论文首先介绍了SATA2.0的总线协议,其协议体系结构包括物理层、链路层、传输层和命令层,并对系统设计中各个层次中涉及的关键问题进行了阐述。其次,本论文对ATA协议和命令进行了详细的解释和分析,并针对设计中涉及的命令和对其做出的修改进行了说明。接着,本论文对SATA2.0加解密控制芯片的系统设计进行了讲解,包括硬件平台搭建和器件选型、模块和功能划分、系统工作原理等,剖析了系统设计中的难点问题并给出解决问题的方法。然后,对系统数据通路的各个模块的设计和实现进行详尽的阐述,并给出各个模块的验证结果。最后,本文简要的介绍了验证平台搭建和测试环境、测试方法等问题,并分析测试结果。 本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。本论文在SATA加解密控制芯片设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。
上传时间: 2013-04-24
上传用户:JIUSHICHEN
并行总线PATA从设计至今已快20年历史,如今它的缺陷已经严重阻碍了系统性能的进一步提高,已被串行ATA(Serial ATA)即SATA总线所取代。SATA作为新一代磁盘接口总线,采用点对点方式进行数据传输,内置数据/命令校验单元,支持热插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的传输速度。目前SATA已在存储领域广泛应用,但国内尚无独立研发的面向FPGA的SATAIP CORE,在这样的条件下设计面向FPGA应用的SATA IP CORE具有重要的意义。 本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IPCORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综合和测试。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)实现了1.5Gbps的串行传输链路;设计满足协议需求、适合FPGA设计的并行结构,实现了多状态机的协同工作:在高速设计中,使用了流水线方法进行并行设计,以提高速度,考虑到系统不同部分复杂度的不同,设计采用部分流水线结构;采用在线逻辑分析仪Chipscope pro与SATA总线分析仪进行片上调试与测试,使得调试工作方便快捷、测试数据准确;严格按照SATA1.0a协议实现了SATA设备端IP CORE的设计。 最终测试数据表明,本论文设计的基于FPGA的SATA IP CORE满足协议需求。设计中的SATA IP CORE具有使用方便、集成度高、成本低等优点,在固态电子硬盘SSD(Solid-State Disk)开发中应用本设计,将使开发变得方便快捷,更能够适应市场需求。
上传时间: 2013-06-21
上传用户:xzt
S7600 TCP_IP网络协议接口芯片资料
上传时间: 2013-12-02
上传用户:123啊
采用单片机控制的cs8900芯片的驱动和TCPIP协议栈
上传时间: 2015-02-06
上传用户:yuanyuan123
单片机控制RTL8019网卡芯片实现TCP/IP协议栈是一件非常有意思的实验。我尝试使用专门针对8位单片机设计的uIP6.0在mcu51-63K仿真器移植成功
上传时间: 2015-03-13
上传用户:xaijhqx
新一代的数字温度芯片 精度高 速度快 适合温度的采集系统的开发
上传时间: 2013-12-17
上传用户:牛布牛