VIP专区-嵌入式/单片机编程源码精选合集系列(82)资源包含以下内容:1. PIC 18F8680 CAN bus Demo.2. write erase secure for NXP LPC23XX.3. 红外遥控器制作专业资料打包,包括TSAL6200,HS0038B等相关设计内容,非常丰富..4. 在KEIL环境下,取反p0.26口.5. ARM lpc2294 的CPU中继.6. 分的股份的给对方了广阔的封公开的森林狼队是开发了份大礼服肯定是.7. 128*64点阵LCD显示程序,串口,适用耀宇等LCD模块.如需电路请联系qudaohong@163.com.8. 用c-press控制设备块传输希望对你有所帮助.9. I2C 24c02 芯片读写程序.10. cc2430上的点对点通信的源程序。芯片2430是ZigBee传输标准.11. gps程序设计源码c c.12. 基于GSM无线温度检测系统.13. 关于DS18B20的毕业设计论文.14. gray码计数器 用于减少出错率 代码已经仿真 请放心下载.15. 桶型移位寄存器 用于多种场合 可放心下载.16. keyboard 的verilog 代码 代码绝对经典.17. STMP3410原理图.18. 该文件是SOPC中NiosII软核CF接口源程序代码.19. 常用的几种芯片的液晶驱动程序M12864汉字液晶显示,44780字符显示等.20. DM642_CPLD视频采集处理系统设计.21. mp3解码程序.22. 不错的例程.23. 是一篇关于嵌入式系统内存分配的文章.24. FPGA和CPLD入门级详细的学习资料.25. 用UBOOT实现S3C44B0的BIOSB.26. 恩智 lpc2100 的外 中断1.27. 320*240,T6963控制器的液晶源程序..28. EEPROM存储器I2C总线24CXX芯片操作源程序.29. c语言写的菜单程序,课程表,存储修改源代码..30. c语言写的图形界面程序源代码.VERSION0.0.31. 这个是在NOIS II中使用的.32. (原创)高精度计时器电路原理图。采用AT89S52加DP8573.33. (原创)高精度电子时钟和计时器电路版图。与本人另外上传的原理图配套.34. ARM,DSP,FPGA的区别:详细介绍了ARM.35. 详细介绍了CPLD和FPGA的区别.36. at91rm9200的原理图和pcb图.37. pci-serial是 PCI转串口驱动程序.38. 台湾大学的一个mgcp 协议的实现源码,对研究mgcp协议很有帮助!.39. 51+sl811读写U盘的源程序+原理图.40. fpga cpldXILINXCPLD-JTAG fpga cpldXILINXCPLD-JTAG.
上传时间: 2013-06-15
上传用户:eeworm
国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡。本课题是这个项目的进一步引伸,用于设计SCI串行通信接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI串行通信接口进行研究与实现。论文先概述SCI协议,接着对SCI串行通信接口的两个模块:SCI节点模型模块和CPCI总线接口模块的功能和实现进行了详细的论述。 SCI节模型包含Aurora收发模块、中断进程、旁路FIFO、接受和发送存储器、地址解码、MUX。在SCI节点模型的实现上,利用FPGA内嵌的RocketIO高速串行收发器实现主机之间的高速串行通信,并利用Aurora IP核实现了Aurora链路层协议;设计一个同步FIFO实现旁路FIFO;利用FPGA上的块RAM实现发送和接收存储器;中断进程、地址解码和多路复合分别在控制逻辑中实现。 CPCI总线接口包括PCI核、PCI核的配置模块以及用户逻辑三个部分。本课题中,采用FPGA+PCI软核的方法来实现CPCI总线接口。PCI核作为PCI总线与用户逻辑之间的桥梁:PCI核的配置模块负责对PCI核进行配置,得到用户需要的PCI核;用户逻辑模块负责实现整个通信接口具体的内部逻辑功能;并引入中断机制来提高SCI通信接口与主机之间数据交换的速率。 设计选用硬件描述语言VerilogHDL和VHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写WinXP下的驱动程序,用VC++6.0编写相应的测试应用程序。最后,将FPGA设计下载到FC通信卡中运行,并利用ISE内嵌的ChipScope Pro虚拟逻辑分析仪对设计进行验证,运行结果正常。 文章最后分析传输性能上的原因,指出工作中的不足之处和需要进一步完善的地方。
上传时间: 2013-04-24
上传用户:竺羽翎2222
USB转异步串口驱动软件,方便连接U口下载程序
标签: 驱动
上传时间: 2013-06-27
上传用户:dajin
人民邮电出版社出版的《FPGA硬件接口设计实践》一书的代码。包括USB,PCI,I2C,UTRN,SPI等多种接口的VHDL代码。
上传时间: 2013-08-31
上传用户:lz4v4
三极管代换手册下载 前言 使用说明 三极管对照表 A B C D E F G H K L M …… 外形与管脚排列图
上传时间: 2013-10-24
上传用户:zjf3110
基于MCS-51单片机系统,以CH372芯片为核心,设计出了USB接口单元电路和驱动程序。并以PC机为宿主机,通过USB接口,利用动态链接库技术完成了PC机与单片机系统间的传输测试。研究表明:在低于1Mbps速率下,能成功实现微机和单片机之间的数据交换,对于较高速率的传输方式,应采用更高...
上传时间: 2013-10-22
上传用户:zukfu
LVDS、xECL、CML(低电压差分信号传输、发射级耦合逻辑、电流模式逻辑)………4多点式低电压差分信号传输(M-LVDS) ……………………………………………………8数字隔离器 ………………………………………………………………………………10RS-485/422 …………………………………………………………………………………11RS-232………………………………………………………………………………………13UART(通用异步收发机)…………………………………………………………………16CAN(控制器局域网)……………………………………………………………………18FlatLinkTM 3G ………………………………………………………………………………19SerDes(串行G 比特收发机及LVDS)……………………………………………………20DVI(数字视频接口)/PanelBusTM ………………………………………………………22TMDS(最小化传输差分信号) …………………………………………………………24USB 集线器控制器及外设器件 …………………………………………………………25USB 接口保护 ……………………………………………………………………………26USB 电源管理 ……………………………………………………………………………27PCI Express® ………………………………………………………………………………29PCI 桥接器 …………………………………………………………………………………33卡总线 (CardBus) 电源开关 ………………………………………………………………341394 (FireWire®, 火线®) ……………………………………………………………………36GTLP (Gunning Transceiver Logic Plus,体效应收发机逻辑+) ………………………………39VME(Versa Module Eurocard)总线 ………………………………………………………41时钟分配电路 ……………………………………………………………………………42交叉参考指南 ……………………………………………………………………………43器件索引 …………………………………………………………………………………47技术支持 …………………………………………………………………………………48 德州仪器(TI)为您提供了完备的接口解决方案,使得您的产品别具一格,并加速了产品面市。凭借着在高速、复合信号电路、系统级芯片 (system-on-a-chip ) 集成以及先进的产品开发工艺方面的技术专长,我们将能为您提供硅芯片、支持工具、软件和技术文档,使您能够按时的完成并将最佳的产品推向市场,同时占据一个具有竞争力的价格。本选择指南为您提供与下列器件系列有关的设计考虑因素、技术概述、产品组合图示、参数表以及资源信息:
上传时间: 2013-10-21
上传用户:Jerry_Chow
USB转串口
上传时间: 2013-11-13
上传用户:邶刖
USB转串口
上传时间: 2013-11-23
上传用户:
prolog 找路例子程序: === === === === === === Part 1-Adding connections Part 2-Simple Path example | ?- path1(a,b,P,T). will produce the response: T = 15 P = [a,b] ? Part 3 - Non-repeating path As an example, the query: ?- path2(a,h,P,T). will succeed and may produce the bindings: P = [a,depot,b,d,e,f,h] T = 155 Part 4 - Generating a path below a cost threshold As an example, the query: ?- path_below_cost(a,[a,b,c,d,e,f,g,h],RS,300). returns: RS = [a,b,depot,c,d,e,g,f,h] ? RS = [a,c,depot,b,d,e,g,f,h] ? no ==================================
标签: Part connections example prolog
上传时间: 2015-04-24
上传用户:ljt101007