2003年九月ti 公布了SPRC097 1.00 版本的一个文件。该文件以 C/C++ 语言,通过位域结构体的方法为C281x提供了完整的一个头文件体系,并且针对C281x的外围设备给出了20个外设示例。这是DSP控制类芯片在软件领域的一大进步。
上传时间: 2013-11-10
上传用户:wvbxj
介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
上传时间: 2013-10-17
上传用户:cc1915
FPGA_DIY拨码开关实验源码
上传时间: 2013-10-09
上传用户:liu123
现在我们在超市购物付款时候只要一个识别器就可以很快知道价格,不再是以前的一个算盘或者计算器,加快了付款速度,很好地方便了顾客。无线射频识别(RFID)技术是一种自动识别技术。每一个目标对象在射频读卡器中对应唯一的电子识别码(UID),或者“电子标签”。标签附着在物体上标识目标对象,如纸箱、货盘或包装箱等。射频读卡器(应答器)从电子标签上读取识别码。 表1 RFID频率 基本的RFID系统由三部分组成:天线或线圈、带RFID解码器的收发器和RFID电子标签(每个标签具有唯一的电子识别码)。表1显示了常用的四个RFID频率及其潜在的应用领域。其中,目前商业上应用最广的是超高频(UHF),它在供应链管理中有可能得到广泛的应用。
上传时间: 2014-12-28
上传用户:蠢蠢66
针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。
上传时间: 2013-10-28
上传用户:d815185728
VC 基于UDP协议的网络文件传输源码
上传时间: 2013-10-19
上传用户:gtzj
LDPC码理论分析及仿真研究
上传时间: 2013-10-13
上传用户:松毓336
对于独立同分布的瑞利衰落信道,Grassmann码本可以取得良好的系统性能,但是当MIMO信道存在空间相关性时,该码本不可避免的带来性能损失,本文针对空间相关的MIMO信道,通过用发送相关矩阵的平方根对传统Grassmann码本进行旋转,然后再量化,得到适用于空间相关信道下的新码本,并通过实验仿真阐释了新得到的码本对于传统码本在误码率和信道容量方面等方面的性能优势。
上传时间: 2013-10-28
上传用户:com1com2
本文采用分圆格方法,设计了一种简化型具全分集、满速率特性的四发四收准正交空时分组码。该准正交空时分组码不仅比传统的基于星座调制技术的四发四收准正交空时码具有更大的分集增益上界,而且比已有的八发一收分圆准正交空时码在误码率和信道容量、以及中断概率等方面皆具有显著的优越性。
上传时间: 2014-12-29
上传用户:dragonhaixm
在数字接收机中,为了在抽样判决时刻准确判决发送过来的码元,需要提供一个确定抽样判决时刻的定时脉冲序列。这个定时脉冲序列的重复频率必须与发送的数码脉冲序列一致(即接收、发送双方必须同步,具有相同的主频率),同时在最佳判决时刻对接收码元进行抽样判决。这样的定时脉冲序列称为码元同步。
上传时间: 2013-10-16
上传用户:sy_jiadeyi