该程序用VHDL硬件描述语言编写而成,已调试通过,程序运行后可实现三分频,这样就用软件设计代替了硬件设计,方便,稳定,不需要硬件调试!
该程序用VHDL硬件描述语言编写而成,已调试通过,程序运行后可实现三分频,这样就用软件设计代替了硬件设计,方便,稳定,不需要硬件调试!...
该程序用VHDL硬件描述语言编写而成,已调试通过,程序运行后可实现三分频,这样就用软件设计代替了硬件设计,方便,稳定,不需要硬件调试!...
分频器...
《分频器设计》绝对好用的EDA实验程序!已经通过测试。VHDL语言编写...
基于FPGA的分频器设计,已经通过了仿真(VHDL语言编写)...
这是一个五分频电路设计,而且占空比为50%,设计有一定巧妙...