完整的开发板原理图,对430初学者有很大的帮助!
上传时间: 2013-06-02
上传用户:JasonC
本文设计了一种基于ARM7的电力电缆沟道监测系统,该监测系统能够对电缆沟道起到防盗、防火、防潮等安全监测作用。本课题采用的嵌入式硬件是基于ARM7架构的LPC2292芯片;同时针对市场上种类繁多的实时操作系统,本课题选用的是内核小,易剪裁,移植性好源代码公开的实时操作系统μC/OS-II并且使用CAN总线进行数据传输。CAN总线是现场总线的一种,它能有效地支持分布式控制或实时控制,具有高性能和高可靠性的特点,现已形成国际标准。 本课题简要介绍了电力电缆沟道监测系统的特点与研究背景,讲述了设计电缆沟道监测系统时所采取的总体设计思想与框架结构。之后介绍了ARM7处理器和CAN总线的特点和功能,然后详细论述了整个系统硬件电路设计。在对实时操作系统μC/OS-II作了介绍之后,详细说明了将μC/OS-II移植到LPC2292硬件平台的具体实现过程。最后提出了基于CAN总线和ARM7微控制器实现的电缆沟道数据采集控制系统的软件设计。 实际测试表明,该系统能够稳定运行,并且能够实现对电缆沟道的实时监测,数据采集以及安全警报等功能,满足电力电缆在线监测系统的要求。
上传时间: 2013-07-20
上传用户:xoxoliguozhi
酒吧无线呼叫系统设计,多路呼叫电路图,设计方案
上传时间: 2013-05-27
上传用户:helmos
android学习资料 学习android必备
上传时间: 2013-06-03
上传用户:m62383408
随着嵌入式技术的发展,ARM处理器以其独特的优势在计算机、电子和通信的各个领域得到广泛应用,将网络技术、控制技术和视频监控技术相融合,在更大程度上促进了家庭生活的信息化和自动化。系统采用先进的ARM处理器作为控制平台,与使用C51单片机相比,提高了性能,缩短了开发周期;与使用传统的PC机相比,兼顾了系统功能,又节约了成本,在家庭自动化领域具有较好的理论价值和广阔的应用前景。 本文在分析国内外家庭自动化发展现状的基础上,采用先进的ARM技术,给出了多模式网络通信方案,解决了家庭自动化系统对不同通信网络的兼容性问题,在公用电话网语音通信中,提出了通信状态机模型,讨论了电话按键检测和超时无选择的问题,对语音处理技术的实现进行了研究;在无线网络通信中,通过短消息的发送和接收,实现了远程用户和系统之间的信号传输,对系统无线GPRS通信的实现进行了技术研究;在远程图像监控的实现中,给出了单帧图像采集的实现方法,对C/S模式下远程监控技术进行了研究;为实现系统与终端之间的信号传输,给出了家庭内部控制网络接口设计方案,实现了家电设备控制和自动报警功能,在系统安全问题方面,给出了系统身份认证的实现方法。在此基础上,构建了一个低成本、高性能、高可靠性的家庭自动化系统。
上传时间: 2013-06-21
上传用户:yy307115118
arm9 嵌入式系统开发与实践光盘,以S3C2410为开发平台
标签: arm
上传时间: 2013-04-24
上传用户:王楚楚
ARM9嵌入式系统开发与实践 ARM9嵌入式系统开发与实践
标签: ARM
上传时间: 2013-05-15
上传用户:youlongjian0
本文首先分析了国内外微型飞行器(MAV)研究现状、发展趋势和存在的困难,接着阐述了MAV的系统结构,针对已有的MAV平台,设计了MAV自主飞行控制系统的总体方案,选择ARM作为中央处理器,从电源模块设计、存储器模块设计、与各传感器的接口设计等入手,实现了系统的硬件设计,并分析了硬件设计所采取的抗干扰措施。 在系统软件设计方面,本文选用嵌入式Linux操作系统作为软件开发环境,分析了操作系统的组成和启动流程。在此基础上,针对本文所设计的硬件系统,编制了专用的引导程序,重新编译了内核,完成了ARMLinux在硬件平台上的移植。接着详细分析了字符设备,编写了各个模块的驱动程序,并描述了应用程序的开发模式。 最后本文讨论了MAV系统中MPEG4视频数据压缩的关键技术,分析了ARM的硬件编解码器的结构和实现过程,重点研究了遥测数据和压缩图像的复合方案,将遥测数据嵌入到压缩图像中进行传输。这种方法可以节省信道,降低系统功耗和保护遥测数据的安全。 本文所研制的自主飞行控制系统具有体积小、重量轻、集成度高、抗干扰能力强等特点,能实时传输视频图像,各项指标都满足项目技术要求。
上传时间: 2013-05-31
上传用户:mikesering
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在,本文在加一比一选模块中采用了全并行结构的设计方法,这种方法虽然增加了硬件的使用面积,却有效的提高了译码器的速率。在幸存路径管理部分采用了两路并行回溯的设计方法,与寄存器交换法相比,回溯算法更适用于FPGA开发设计。为了提高译码性能,减小译码差错,本文采用较大译码深度的回溯算法以保证幸存路径进行合并。实现了基于FPGA的误码测试仪,在FPGA内部完成误码验证和误码计数的工作。 与基于软件实现译码过程的DSP芯片不同,FPGA芯片完全采用硬件平台对Viterbi译码器加以实现,这使译码速率得到很大的提升。针对于具体的FPGA硬件实现,本文采用了硬件描述语言VHDL来完成设计。通过对译码器的综合仿真和FPGA实现验证了该方案的可行性。译码器的最高译码输出速率可以达到60Mbps。
上传时间: 2013-04-24
上传用户:181992417
随着电子技术的发展,当前数字系统的设计正朝着速度快、容量大、体积小、重量轻的方向发展.FPGA以其功能强大,开发过程投资少、周期短,可反复修改,保密性能好,开发工具智能化等特点成为当今硬件设计的首选方式之一.由于Intel公司的MCS-51系列单片机被公认为8位机的工业标准,因此,使用FPGA模拟实现8051单片机及其外设的功能便成为大规模复杂数字系统设计中的重要课题.该文首先介绍了FPGA及Xilinx公司关于硬件设计开发的工具ISE系统,继而用VHDL语言编写了8051单片机功能实现的源代码,然后为其设计了与部分外设连接的接口模块,包括8255并行接口、SCI串行接口和KBC键盘接口模块.并将它们封装到一块FPGA之中,最终实现了8051单片机的大部分功能.
上传时间: 2013-07-28
上传用户:erkuizhang