并行AVS实时编解码器设计与实现 介绍了一种并行AVS实时编码器的设计,它包括音视频数据输入、音视频编码、传输流系统复用器、输出和控制部分,其 中重点介绍了视频编码器和传输流系统复用器的设计和实现。实验结果证明,实现标清AVS实时编码器是可行的。
上传时间: 2015-11-27
上传用户:qweqweqwe
《MIMO-OFDM关键技术的研究和完整仿真平台的建立》,建立了一个完整的MIMO-OFDM的仿真平台,为实际的硬件平台提供解决方案,给出性能评估。为建立这个完整的仿真平台,本文从MIMO-OFDM信号模型,提出系统实现的各个关键技术:帧同步和载波频偏估计、信道估计、采样同步和载波跟踪、空时/频编解码。
上传时间: 2016-03-04
上传用户:731140412
绍G.729编解码原理,及在TMS320C541定点芯片上实现的关键技术
上传时间: 2014-01-11
上传用户:宋桃子
信道编码技术能够显著改善通信系统的性能,带来编码增益,提高通信系统的容量。一直以来,人们都在寻找一种信道容量可以达到香农极限的编码。2007年,E.Arikan提出了一种名为极化码(Polar Code)的编码技术,在二进制离散无记忆信道条件下,理论上被证明可以达到香农极限,并且编解码具有较低的算法复杂度,成为信道编码史上一个重大突破。极化码作为一种新兴的编码技术,引起了无线通信界广泛的关注,成为编码领域最受瞩目的研究热点之一。本文系统的阐述了极化码,分析了极化码的编解码原理,然后将其与Turbo码、LDPC码进行了仿真比较。首先介绍了信道极化现象(Channel Polarization),然后详细讨论了信道合并(Channel Combining)和信道拆分(Channel Spitting)的过程,以及信道极化的重要特性。接着重点介绍了极化码的编解码构造方法,系统地推导了极化码生成矩阵的形成过程,总结了极化码信息位选取的方法,并深入研究了极化码的错误概率的上下界限。最后,对极化码的编解码进行了仿真实现,探讨了不同的编码块长度、不同的编码速率及不同的迭代次数对极化码性能的影响。并将极化码与Turbo码、LDPC码进行仿真比较,分析了这三种编码的性能以及优缺点。关键词:信道编码、极化码、信道极化现象、sC解码、Turbo码、LDPC码本章中,首先简单地描述了数字通信系统,概述了信息传输过程中具体的信道模型,然后详细回顾了信道编码理论与技术的研究现况和发展历史,以及简要地概述了极化码的发展历程、编解码特点、硬件方面及其应用研究,最后简要概括了本文的主要工作,并给出了全文的详细内容安排。
标签: 极化码
上传时间: 2022-06-15
上传用户:
红外遥控编解码相关资料
上传时间: 2013-05-26
上传用户:eeworm
MPEG2编解码的源代码
上传时间: 2013-06-15
上传用户:lanwei
GSM音频编解码程序
上传时间: 2013-05-16
上传用户:小眼睛LSL
专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G 红外遥控编解码相关资料-9.8M.zip
上传时间: 2013-05-30
上传用户:cath
随着纠错编码理论研究的不断深入,纠错码的实际应用越来越广泛。卷积码作为其中重要的一种,已被大多数通信系统所采用。(2,1,7)卷积码是一种短约束长度最佳码,编、译码器易于实现,且具有较强的纠错能力。 本文研究了IEEE 802.11协议中(2,1,7)卷积码编码、交织解交织及其软判决高速Viterbi译码的实现问题。 首先介绍了IEEE 802.11无线局域网标准及规范,然后介绍了信道编解码中卷积码编码及Viterbi译码算法和FPGA 设计方法,接着通过对(2,1,7)卷积码特点的具体分析,吸取目前Viterbi译码算法和交织解交织算法的优点,采取一系列的改进措施,基于FPGA实现了IEEE 802.11信道编解码及交织和解交织系统。这些改进措施包括采用并行FIFO、改进的ACS 单元、流水式块处理结构、改进的SMDO方法、双重交织策略,使得在同样时钟速率下,系统的性能大幅度提高。最后将程序下载到Altera公司的Cyclone 系列的FPGA(型号EP1C6Q240C8)器件上进测试,并对测试结果作了简单分析。
上传时间: 2013-05-25
上传用户:00.00
MPEG-4是目前非常流行的视频压缩标准,基于MPEG-4的视频处理系统有两种体系结构:可编程结构和专用结构.可编程结构灵活,适用范围广,易于升级,但电路复杂,电路功耗大.专用视频编解码器结构硬件开销小,处理速度高.该文主要研究专用的MPEG-4视频编解码芯片设计方法.目前市场上MPEG-4视频编解码芯片主要是Simple Profile级别的,而我们设计的芯片要实现Advanced Simple Profile级别.该文采用了一种基于大规模FPGA的软硬件相结的芯片设计方案,我们设计了基于FPGA的MPEG-4芯片设计开发平台,完成算法的硬件仿真与测试.论文围绕基于FPGA的MPEG-4芯片开发系统设计,分为两个部分.第一部分介绍了目前国内外实现MPEG-4视频处理系统的主要方法和应用,概述了国际上MPEG-4视频编解码芯片设计的一般方法及其发展趋势,详细描述了我们的基于FPGA的MPEG-4编解码芯片开发系统的结构.第二部分重点讲述了基于FPGA的MPEG-4芯片开发系统各个电路模块的设计,包括电源模块、FPGA配置模块、时钟生成模块、视频输入/输出模块、RS232串口模块、以太网接口模块、USB接口模块等.同时也介绍了I
上传时间: 2013-06-15
上传用户:it男一枚